Входные данные: ПЛИС: XCR3032-10VQ44, все элементы 16-ти разрядного счетчика при компиляции легли в один MacroCell, выходной перенос имеет фиксирующий триггер, входной тактовый сигнал подается на BUFG.
Результаты компилирования и моделирования на Xilinx ISE 8.1 SP3 таковы: при Slew=SLOW Tdelay = 12.5 ns при Slew=FAST Tdelay = 6.5 ns Fmax = 95.2 MHz
где Tdelay - время задержки от фронта входного тактового сигнала до фронта выходного сигнала (переноса), а Fmax - максимальная частота работы 16-разрядного счетчика.
т.к. не была указана температура эксплуатации ПЛИС, то результаты моделирования получены в при установках по умолчанию (+25С). С повышение температуры Tdelay незначительно возрастет, а Fmax несколько снизится. Из опыта эксплуатации CoolRunner могу сказать, что ПЛИС с такой начинкой при входной частоте 50 МГц будет практически "ледяной".
|