Цитата(Мастер-Ломастер @ Jan 30 2007, 02:25)

Как известно - Vint для ядра (1.2В), Vaux для питания служебных схем (2.5В) и Vcco для питания буферов ввода-вывода (зависит от выбранного стандарта ВВ).
Так вот.
Такой вопрос возник. Странный на первый взгляд... что будет, если напряжения Vcco и Vaux на микросхему поданы и находятся в пределах нормы, а Vint выключен?
По-идее, внутренний супервайзер должен микросхему держать в состоянии отключки, но есть некоторые сомнения...
есть еще один вариант - удерживать сигнал ~PROGRAM в активном состоянии...достояниства - не требуется коммутировать CLK или усложнять программу...недостаток - потребуется некоторое время для загрузки FPGA от мометна выключения ~PROGRAM.
"Never to be in love with your ideas"...