реклама на сайте
подробности

 
 
> параллельная LVDS шина на Xilinx, какая скорость реально достижима?
yes
сообщение Mar 28 2005, 07:09
Сообщение #1


Гуру
******

Группа: Свой
Сообщений: 2 198
Регистрация: 23-12-04
Пользователь №: 1 640



задача выглядет так -
есть параллельная LVDS шина (10 - 11 пар), предположительно (обещают мне), что разводка по плате очень правильная и на входах ПЛИС (Virtex II Pro или Virtex-4(???) ) времянка выровнена очень точно (может быть даже перекошена умышленно, если это поможет компенсировать внутренний перекос в ПЛИС)
расстояние - между чипами (меньше 3") ну и можно не FR4, а какой-то более высокочастотный - FR48|роджерс

какую скорость можно получить??? кто-нибудь на практике получал, какую???
такт - стоит внешняя PLL и вобщем интересно от 500Мбит (на пару)

какие докУменты рекомендуется почитать (если это осуществимо)

если нет - может какие-то демультиплексоры посоветуете - у Атмела есть - но жрут по 5Ватт ....
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
alex_k
сообщение Mar 28 2005, 09:16
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 119
Регистрация: 4-03-05
Пользователь №: 3 067



У нас на плате стоят АЦП ADS5271 с LVDS выходами (скорость 600 Mbps).
В качестве приемника XC2V500-4 (быстродействие на пределе, поэтому рекомендуется ставить что-то побыстрее -5, -6). Между 2-мя FPGAs использовали LVDS на скорости 400 Mbps. В первом случае, параллельно (по общему clk) работает 4-е канала по 600 Mbps. Во втором случае - 8 по 400 Mbps. В качестве рекомендуемого материала, наверное лучше всего будет XAPP-ы с сайта Xilinx - XAPP774, XAPP685, XAPP622, XAPP265, XAPP245 и т.д.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 17:02
Рейтинг@Mail.ru


Страница сгенерированна за 0.01372 секунд с 7
ELECTRONIX ©2004-2016