У нас на плате стоят АЦП ADS5271 с LVDS выходами (скорость 600 Mbps). В качестве приемника XC2V500-4 (быстродействие на пределе, поэтому рекомендуется ставить что-то побыстрее -5, -6). Между 2-мя FPGAs использовали LVDS на скорости 400 Mbps. В первом случае, параллельно (по общему clk) работает 4-е канала по 600 Mbps. Во втором случае - 8 по 400 Mbps. В качестве рекомендуемого материала, наверное лучше всего будет XAPP-ы с сайта Xilinx - XAPP774, XAPP685, XAPP622, XAPP265, XAPP245 и т.д.
|