реклама на сайте
подробности

 
 
> GPIO MM, Spartan2 u VHDL
darkniisiis
сообщение Jun 26 2007, 13:00
Сообщение #1


Частый гость
**

Группа: Новичок
Сообщений: 86
Регистрация: 19-10-06
Пользователь №: 21 468



работаю над платой GPIO MM для промышленных компьютеров(это Spartan2 с EEPROM xcf02s на шине PC 104). Прошиваю при помощи JTAG кабеля.Вот не могу понять,если рисовать схему в схемотехническом редакторе на базовых элементах-всё работает,а если заливать проекты на VHDL,то всё стоит.При этом в модельсиме на всех уровнях всё замечательно моделируется.В чём может быть проблема?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
RKOB
сообщение Jun 29 2007, 06:39
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 172
Регистрация: 17-03-05
Пользователь №: 3 422



Сконфигурирован, значит сигнал DONE взвелся (HIGH). Но бывает так, что DONE=HIGH, но плис не стартует. В таких случаях xilinx рекомендует сделать следующее:
- проверить наличие 330 Ом резистора на пине DONE;
- установить "DonePipe=Yes";
- установить "DriveDone=Yes".
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 18:10
Рейтинг@Mail.ru


Страница сгенерированна за 0.01358 секунд с 7
ELECTRONIX ©2004-2016