реклама на сайте
подробности

 
 
> Динамическая частичная реконфигурация Altera FPGA
Nick Kovalyov
сообщение Aug 25 2007, 16:20
Сообщение #1


Участник
*

Группа: Новичок
Сообщений: 39
Регистрация: 5-12-05
Пользователь №: 11 832



Когда-то тут проходила дискуссия о реконфигурации. Я хотел бы перевести разговор в конкретную практическую плоскость относительно Altera FPGA. Допустим, необходимо изменить только небольшую часть проекта "на лету" без цикла новой полной конфигурации (добавление или отключение некоторых логических блоков). Существуют ли аппаратные предпосылки для этого внутри ПЛИС. При этом высвободившиеся аппаратные ресурсы отдать под другие логические блоки. По ссылке www.netrino.com/Articles/RCPrimer/index.php такими способностями обладают семейства Atmel 40K и Xilinx 62xx. Что есть у Altera?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
mse
сообщение Aug 28 2007, 06:37
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 709
Регистрация: 3-05-05
Пользователь №: 4 693



Это Атмел умеет. Особенно FPSLIC. ;О)
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 29th July 2025 - 11:52
Рейтинг@Mail.ru


Страница сгенерированна за 0.01367 секунд с 7
ELECTRONIX ©2004-2016