Напимер, в проекте выделяем логические (функциональные блоки, регионы внутри ПЛИС). Дальше назначаем возможность включения или отключения их в процессе работы, изменяя энергопотребление на ходу. Есть ли подобное у Altera или Xilinx?
поскльку современные цифровые схемы - КМОП, т.о. основное потребление в динамике.
как это можно использовать в синхронных дизайнах - подключаете СЕ (clock enable) каждого блока (триггеров блока) к выделенной линии, управляя которой, управляете разрешением работы блоков