Потребление любой FPGA складывается из статики и динамики. Для снижения статики основных пути 2: а) оптимизация проекта и запихивание в меньший по емкости кристалл. б) Уменьшение питающих напряжений. (к примеру у xilinx стоит в шите рекомендованное питание ядра 1.8В, но все прекрасно работает на 1.67В). Для снижения динамики пути также 2: а) Уменьшение тактовой частоты кристалла. б) Запирание неиспользуемых в текущий момент модулей либо с помощью CE (что есть правильно), либо с помощью gate clock (что не есть правильно, но иногда выгодней).
В основном при работе с FPGA получалось соотношения статики и динамики в районе от 1:1 до 1:3 в зависимости от проекта.
|