Решил прикрепить еще одну картинку, что-бы совсем конкретизировать вопрос

Вот, собственно скриншот, я в него "врезал" два Selection Picker'а, что-бы показать, что всё правильно по слоям распихано.
И так. Расставил всё очень криво и сделал Optimize Nets, для демонстрации эффекта.
Собственно вопрос:
Почему линии связи(тоооненькие синие линии) тянуться от вывода подключенного к GND емкости аж к переходному отверстию?
Неужели нельзя соединить вывод емкости и Copper Pour дорожкой?
Если можно - то как?
Если нельзя, то как поступать в таких случаях? Тянуть до переходного отверстия?
Как это скажется при производстве платы? Учитывая, что CopperPour'ы я потом сделаю залитыми полностью, а не в сеточку.
з.Ы. в догонку еще один пикер - для FPGA и емкости: со слоями всё ок.
Эскизы прикрепленных изображений