реклама на сайте
подробности

 
 
> Как правильно сделать слепые отверстия в PCAD2006
lim
сообщение Jan 22 2008, 18:23
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 101
Регистрация: 27-05-05
Пользователь №: 5 486



Развели мне 6-ти слойную плату.
В ней куча слепых отверстий:
TOP - GND, TOP - PWR, TOP - INT.

Есть также и сквозные отверстия TOP - BOT с удалёнными на внутренних слоях площадками.

Сначала была проблема - в полигонах ( copper pour ) на внутренних слоях не показывались "дырки"
от слепых отверстий ( естественно там, где они должны были бы быть ).

Посмотрел я как сделала дама, которая разводила мне плату данные отверстия:

VIA Style - COMPLEX

Width = 0;
Height = 0;

К сожалению, простановка Shape = No Connect
результата не дала, т.к. в PCAD написано, что это применимо только для Plane, а у меня везде
Copper pour.
Вообщем я сделал так:

Width = диаметру отв;
Height = диаметру отв;

И поставил галочку в Prohibit copper pour connections.
Всё стало показываться нормально и исчезли ошибки DRC по полигонам.

Единственное, что меня смущает - в GERBER файлах будут засветки на местах данных отверстий,
равные диаметру металлизированного отверстия.

Я понимаю, что эта проблема не нова, поэтому подскажите пожалуйста, если что не так сделал,
то как правильно это сделать.

С Уважением,
Игорь
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
bigor
сообщение Jan 25 2008, 15:41
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 825
Регистрация: 28-11-07
Из: г.Винница, Украина
Пользователь №: 32 762



Здравствуйте тезка.
Интересно было читать Ваш пост - сплошные догодки и домыслы.
Итак сначала вопросы и предложения. После будут и ответы.
Из сообщения:
Цитата(lim @ Jan 22 2008, 20:23) *
В ней куча слепых отверстий:
TOP - GND, TOP - PWR, TOP - INT.

интуитивно я догадываюсь что слой GND - вторй сверху после ТОРа, PWR - третий, INT - четвертый.
Я правильно догадался или чего либо перепутал? Понимание чредования слоев поможет мне дать Вам совет.
Далее. Если "VIA Style - COMPLEX" то кроме
Цитата(lim @ Jan 22 2008, 20:23) *
Width = 0;
Height = 0;

там должно быть еще куча параметров. Ведь комплексный стиль описывает ПО на всех слоях, которые используются в проекте, а не только размер площадки в неизвестно каком слое, неизвестно какого диаметра, неизвестно какой формы.
Далее.
Цитата(lim @ Jan 22 2008, 20:23) *
Сначала была проблема - в полигонах ( copper pour ) на внутренних слоях не показывались "дырки"
от слепых отверстий ( естественно там, где они должны были бы быть ).

А почему, питание делалось куперпурами а не плейнами? ведь плейны намного удобнее и проще в разработке. Кроме того они ведь и заточены под технологию изготовления внутренних слоев.
Цитата(lim @ Jan 22 2008, 20:23) *
Единственное, что меня смущает - в GERBER файлах будут засветки на местах данных отверстий,
равные диаметру металлизированного отверстия.

Вы же побъёте питающие полигоны дырками там где их не должно быть. Какой тогда смыст в микровиа - ставте сквозные и не мучайтесь.

Теперь совет.
В опциях ПО (это когда нажимаете Options -> Via Style) есть кнопочка Modifi Hole Range. Вот ее и жмите.
Получите список типов ПО и для каждого из них картинку, которая покажет что с чем это ПО соединяет.
Для ПО которое между ТОРот и первым внутренним слоем выберете в параметрах Hole Range Layers: ТОР и (какой там у Вас второй слой?)... Аналогично для микровиа, которое с ТОРа на второй внутрений: ТОР, GND, PWR (если я правильно понял структуру слоев). Ну и т.д.
Возможно, когда Вы нажмете на кнопочку Ok, проблема исчезнет wink.gif
Желаю успехов. Творческих в первую очередь.
Учитесь правильно задавать вопросы и будет Вам счастье.

Сообщение отредактировал bigor - Jan 25 2008, 15:44


--------------------
Тезис первый: Не ошибается лишь тот, кто ничего не делает.
Тезис второй: Опыт - великое дело, его не пропьёшь :).
Go to the top of the page
 
+Quote Post
lim
сообщение Jan 26 2008, 08:38
Сообщение #3


Частый гость
**

Группа: Участник
Сообщений: 101
Регистрация: 27-05-05
Пользователь №: 5 486



Спасибо за развёрнутый ответ.
Насчёт сплошных догадок - я согласен.
Может быть сжато описал.

Теперь по порядку .
Вы правильно догадались. Структура слоёв такова:
TOP, GND, PWR1, INT, PWR2, BOTTOM
Слепые отверстия таковы:
TOP-GND, TOP-PWR1, TOP-INT.

Может быть я ошибаюсь насчёт plane, но судя по определению это сплошная область металлизации,
т.е. залита плоскость целого внутреннего слоя. У меня mixed signal system, питающих напряжений
только для FPGA штук 6, не говоря уже про питания для ADC, DAC, CLOCK и т.д. поэтому plane тут никак не приемлемы. Кроме того, исходя из рекомендаций фирм для правильного проектирования,
полигоны аналоговой и цифровой земли, аналогично и полигоны питающих напряжении не должны перекрываться. Иначе будет емкостная связь, перекрёстные наводки и т.д.
Насчёт Modify Hole Range - я про него знаю. Там всё сделано так как надо и показывается, как Вы и предполагали. А слепые VIA нужны для того, чтобы выйти из под FPGA. Сигналов море.
К сожалению только сейчас мне попалась статьи-рекомендации, типа шаблона, как осуществлять выход из под FPGA. Я бы тогда даме, которая делала разводку - это подсказал.
Вообщем плата уже заказана.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 28th July 2025 - 15:22
Рейтинг@Mail.ru


Страница сгенерированна за 0.01486 секунд с 7
ELECTRONIX ©2004-2016