Цитата(r_dot @ May 11 2008, 10:27)

Да. Оба его выходных уровня удовлетворяют требованиям для входов LVDS (верхний уровень больше верхнего порога, нижний - меньше нижнего).
Уважаемый r_dot. Размах Vod=0.45V осциллятора относительно напряжение смещения Vos = 1.4V - это суммарный дифференциальный размах. На осциллографе я вижу, что осциллограф формирует LVDS частоту 450МГц, напряжение смещения Vos = 1.4V, верхний уровень - 1.6V, нижний уровень - 1.2V.
Как мне казалось по стандарту LVDS напряжение смещения Vos = 1.2V, суммарный дифференциальный размах Vod=0.35V.
Как мне понимается, для дифференциального сигнала не так важно напряжение смещения, главное, чтобы дифференциальный размах удовлетворял требованиям.
Вот и не понятно, можно применять данную микросхему?
P.S. Посмотрел схематику Virtex-5 FPGA ML555 Development Kit. Они применяют ISC8442 для формирования LVDS частоты, которая подается на Virtex-5. По описанию на Virtex-5 напряжение смещения
Vos = 1.2V +- 0.125V. Значит все-таки можно применять?