Цитата(Alex B._ @ Oct 4 2005, 14:51)

>> Выполнен на ядре microchip - 1 машинный такт за 4 такта генератора, целых 120 МГц при всего лишь 30 мипсах
>> это, мягко говоря, не хорошо. В большинстве случаев применения придется закрывать проц фольгой
По поводу фольги не понял. А по поводу ядра - это самая распространенная ошибка, это не PIC ядро, хотя конвеер остался четырехступенчатым. Почитайте про систему команд и организацию АЛУ.
что-то всё-таки никак не пойму как у dsPIC соотносятся такты и циклы процессора (MHz & MIPS). в аналогичной теме
здесь Вы писали уже про соотношение 1:2:
Цитата(Alex B._ @ Oct 3 2006, 00:07)

Потребляет примерно 1,5 мА/MIPS, чисто ради эксперимента разгонял генератор до 120 МГц (60 MIPS), дальше не фиксируется PLL. Естественно, разогнанный употреблять в изделии не рекомендую.
_______________________________________________
и более общие вопросы:
сложилось впечатление (по поиску по форуму по ключевому слову "dsPIC", что с чипами на основе данного ядра работают крайне мало разработчиков, большая часть из которых выражает такое отношение к продукту: "попробовал 1 раз - не понравилось".
хотелось бы вообще понять перспективы данной архитектуры у dsPIC MicroChip: неужели на сегодняшний день даже для безхитростной ЦОС настолько удобнее применять камни на GeneralPurposed-ядрах?? (о периферии пока речи нет - только сама обработка (фильтрация)).
в принципе у того же AТmel есть почти симметричный ответ (утрированно) MicroChip'у - AVR32, просто с чуть большими инвестициями в PR-кампанию (но и это не очень-то способствовало какому-то особому успеху новой архитектуры).
вот тут тема-сравнение трехлетней давности:
dsPIC vs ADUC, но к сожалению в ней затронуты только аспекты и особенности отладки.
современное семейство dsPIC33 имеет производительность до 40MIPS (кстати, ссылка на benchmark на сахаре, упоминаемая в теме не работает) и заявленные цены на сайте MicroChip от 1-2usd (и, конечно, джентельментский набор периферии любого современного uC).
т.е. тут вроде всё ок. получается что разработчик голосует (для цос-приложений) в основном скоростью разработки и если под боком есть знакомая архитектура - то он будет стараться максимально использовать её?.
______________
PS: кстати, при беглом знакомстве с архитектурой ядра dsPIC, обратил внимание на некую схожесть с мотороловскими DSP56xxx - то же разделение на две области памяти: X & Y, команды по 24бита.. Случайность?