реклама на сайте
подробности

 
 
> delay line s ocen tochnim kontrolyem delay v cyclone 2
vechnost
сообщение Aug 1 2008, 00:36
Сообщение #1


Участник
*

Группа: Свой
Сообщений: 32
Регистрация: 1-11-06
Из: Dikiy Zapad
Пользователь №: 21 844



Zdravstvuyte,

Nuzhno sdelat delay line s ochen tochnim kontrolyem delay v Altera Cyclone 2. Chem luche tochnost tem luche budet rabotat design (~10ps tochnost bila bi ocen horosa). 5-lut elementi v etom cyclone ~250ps delay. Mozet li kto to podskazat kakoy nibud sposob sdelat delay line tochnee 250ps?
- Mozno li kak to vliyat na yomkost kotoraya vidna na vihode logic element-a (i tak menyat delay cherez LE)?
- Kakie raznici v zaderszhke mezdu razlichnimi vhodami i vihodom ot 5-lut?

Podskazite pozhalusta yesli znayete!


--------------------
Вечность
-- Извините за плохой Русский, я Черногорец, Русский не родной язык.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
dvladim
сообщение Aug 4 2008, 07:13
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 654
Регистрация: 24-01-07
Из: Воронеж
Пользователь №: 24 737



Знаю человека, которому приходилось решать такую задачу.

Решение следующее: последовательно стоящие LUT как линия задержки и выходы мультиплексируются. В LUT использовалась цепь каскадирования как имеющая наименьшую задержку.

Реализация была сделана на ACEX. Точность не хуже 500 ps.
Go to the top of the page
 
+Quote Post
alexander55
сообщение Aug 4 2008, 07:29
Сообщение #3


Бывалый
*****

Группа: Свой
Сообщений: 1 584
Регистрация: 7-08-07
Пользователь №: 29 615



Цитата(dvladim @ Aug 4 2008, 11:13) *
Решение следующее: последовательно стоящие LUT как линия задержки и выходы мультиплексируются. В LUT использовалась цепь каскадирования как имеющая наименьшую задержку.

Реализация была сделана на ACEX. Точность не хуже 500 ps.

Недостатки:
- подбор
- температурный дрейф
- привязанность к типу микросхем для неединичного изготовления
- желателен контроль полученной задержки.
А для единичного образца это нормально.
Go to the top of the page
 
+Quote Post
dvladim
сообщение Aug 12 2008, 17:05
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 654
Регистрация: 24-01-07
Из: Воронеж
Пользователь №: 24 737



Цитата(alexander55 @ Aug 4 2008, 11:29) *
Недостатки:
- подбор
- температурный дрейф
- привязанность к типу микросхем для неединичного изготовления
- желателен контроль полученной задержки.
А для единичного образца это нормально.

Со всеми недостатками согласен.

Это было сделано для устройства из 7 плат по 4 схемы в каждой. Таких линий задержки было около 600 в устройстве.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th August 2025 - 07:28
Рейтинг@Mail.ru


Страница сгенерированна за 0.12059 секунд с 7
ELECTRONIX ©2004-2016