реклама на сайте
подробности

 
 
> Нужен совет по разводке платы и тактированию ЕР3С25F324, и миграции на ЕР3С40F324
casiopus
сообщение Aug 14 2008, 08:41
Сообщение #1





Группа: Участник
Сообщений: 10
Регистрация: 22-12-04
Из: МО
Пользователь №: 1 619



Стоит задача развести плату на ЕР3С25F324, но с возможностью последующей установке ЕР3С40F324. В принципе возможен такой вариант? Собирался все незадействованные ноги посадить на землю, для уменьшения помех, но как понимаю, от этого придется отказаться. Поправьте если не прав. Нужно развести питание как под 40, а при установки 25 микросхемы эти ноги повесить в третье состояние.

И еще несколько вопросов.
К данной ПЛИСС будут подключены две микросхемы AD9230, у которых восемь выходных шин (LVDS работающих по двум фронтам), тактовые входы (LVDS клок идет с PLL ПЛИСС), и выход клока синхронного с данными (тоже LVDS).
С выходами вроде понятно, согласованные линии, резистор 100 Ом как можно ближе к ногам ПЛИСС.
С клоками непонятки. wacko.gif
Насколько я понимаю клоки на АЦП нужно выводить со специализированных выходов PLL, но они расположены в верхних и нижних банках, следовательно, придется разводить 3R схему для создания LVDS?
На какие ноги заводить клоки, идущие от АЦП в ПЛИСС?
Ну и до кучи, как правильно подать клок на PLLки от кварцевого генератора?
Извиняюсь что сразу столько вопросов, но реально всю голову сломал, неохота ошибиться, денег на переразводку фиг вытрясешь.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
DmitryR
сообщение Aug 14 2008, 09:17
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(casiopus @ Aug 14 2008, 12:41) *
Нужно развести питание как под 40, а при установки 25 микросхемы эти ноги повесить в третье состояние.
Обычно там не совсем все так просто - создайте проект в Квартусе, задайте в нем миграцию и он вам напишет, с какими ножками что. Или просто возьмите распиновки в Excel, скопируйте на один лист и сравните.


Цитата(casiopus @ Aug 14 2008, 12:41) *
Насколько я понимаю клоки на АЦП нужно выводить со специализированных выходов PLL, но они расположены в верхних и нижних банках, следовательно, придется разводить 3R схему для создания LVDS?
Уже неоднократно обсуждалось, что нельзя на более-менее высокоскоростные АЦП (а имеющие LVDS обычно скоростные) подавать тактовый сигнал с PLL ПЛИС, потому что он для этого недопустимо шумен.


Цитата(casiopus @ Aug 14 2008, 12:41) *
На какие ноги заводить клоки, идущие от АЦП в ПЛИСС?
Туда же, куда и другие клоки - на входы CLK.


Цитата(casiopus @ Aug 14 2008, 12:41) *
Ну и до кучи, как правильно подать клок на PLLки от кварцевого генератора?
А как можно подать неправильно? Соединяете выход генератора с клоковым входом FPGA.
Go to the top of the page
 
+Quote Post
casiopus
сообщение Aug 15 2008, 07:22
Сообщение #3





Группа: Участник
Сообщений: 10
Регистрация: 22-12-04
Из: МО
Пользователь №: 1 619



Не пинайте сильно, раньше работал с 7000 серией, с Циклонами только начинаю, отсюда и столько вопросов, да и частоты сильно выросли, не хочется сразу много граблей наделать.


Цитата(DmitryR @ Aug 14 2008, 13:17) *
Обычно там не совсем все так просто - создайте проект в Квартусе, задайте в нем миграцию и он вам напишет, с какими ножками что. Или просто возьмите распиновки в Excel, скопируйте на один лист и сравните.

Спасибо за совет, бум разбираться. Остался вопросик, что делать с неиспользуемыми ногами? Можно их посадить на землю, а в проекте установить в третье состояние?

Цитата(DmitryR @ Aug 14 2008, 13:17) *
Уже неоднократно обсуждалось, что нельзя на более-менее высокоскоростные АЦП (а имеющие LVDS обычно скоростные) подавать тактовый сигнал с PLL ПЛИС, потому что он для этого недопустимо шумен.

Что посоветуете с клоками для АЦП, порылся на форуме, пока не нашел. Нужно 250 МГц и чтобы работала до +125

Цитата(DmitryR @ Aug 14 2008, 13:17) *
А как можно подать неправильно? Соединяете выход генератора с клоковым входом FPGA.

Где-то на форуме натыкался, что нужно на каждую ПЛЛ заводить внешне клок. Так ли это или можно на одну ногу подать, а развести внутри?

Сообщение отредактировал casiopus - Aug 15 2008, 07:20
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Aug 15 2008, 07:59
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(casiopus @ Aug 15 2008, 11:22) *
Остался вопросик, что делать с неиспользуемыми ногами? Можно их посадить на землю, а в проекте установить в третье состояние?
Говорят, даже нужно.

Цитата(casiopus @ Aug 15 2008, 11:22) *
Что посоветуете с клоками для АЦП, порылся на форуме, пока не нашел. Нужно 250 МГц и чтобы работала до +125
Мы используем LMK03000 например, хотя не факт, что она вам подойдет - у нее аж 8 выходов. Но вобщем найти можно - 250 МГц для внешней PLL плевая частота. Только вам надо бы еще выработать требования по джиттеру исходя из требуемого SNR АЦП.

Цитата(casiopus @ Aug 15 2008, 11:22) *
Где-то на форуме натыкался, что нужно на каждую ПЛЛ заводить внешне клок. Так ли это или можно на одну ногу подать, а развести внутри?
Да. На каждую PLL заводить свою частоту, если она все равно у всех одинаковая, нужно только, если есть какие-то супертребования к ее чистоте, ибо это конечно не повредит, но затраты могут не окупиться результатом - в большинстве случаев разница не будет заметна.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th August 2025 - 14:38
Рейтинг@Mail.ru


Страница сгенерированна за 0.01402 секунд с 7
ELECTRONIX ©2004-2016