Цитата(Barbarossa @ Jan 21 2009, 23:20)

Столкнулся с соврешенно непонятной проблемой. Железяка примерно такая - ПЛИС Stratix II GX, шестидесятка. К банкам 3 и 4 подключена DDR SDRAM. К остальным банкам подключено много чего, все остальные уровни 3.3 В. При конфигурировании холодной ПЛИС, хоть из ПЗУ, хоть через JTAG, все выводы работают нормально. И если не переконфигурировать ПЛИС, то все работает корректно сколь угодно долго. Если же конфигурировать нагретую ПЛИС, то банки, к которым подключена память, работают нормально, а выводы I/O банка 7 отваливаются. Что с остальными 3.3 вольтовыми банками пока не знаю, до них добраться сложнее. Внутри все работает как надо. Все пины отвалившегося банка находятся в z-состоянии.
Может, кто сталкивался с чем-то подобным? И вообще, что может быть причиной такого непонятного явления?
Дурацкий вопрос 1: у тебя Vref на 3.3V банках не в воздухе?
Дурацкий вопрос 2: перед конфигурирацией нагретой ПЛИС пробовал
делать сброс всей плате или выключать питание? Возможно у тебя возникает
встречное включение? Токи мерял?