реклама на сайте
подробности

 
 
> плата с Virtex5 - сколько времени делать хоть примерно?
jojo
сообщение Oct 4 2008, 19:24
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 574
Регистрация: 9-10-04
Из: FPGA-city
Пользователь №: 827



http://www.dinigroup.com/DN9000k10PCIe8T.php

Сколько примерно делать аналог такой платы и какими силами? Делать без истории разработок с Xilinx в команде..
"Среднепотолочная" оценка подошла бы.

Года-то хватит хоть на саму плату и "простейшее" ПО к ней?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
jojo
сообщение Jan 24 2009, 18:59
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 574
Регистрация: 9-10-04
Из: FPGA-city
Пользователь №: 827



По поводу забивания Virtex на 90-100% на максимальной частоте - действительно лучше иметь запас, причем солидный, от 30% емкости ПЛИС.
Иначе частота падает и простые методы сборки не дают высокую частоту.
--

Итак, мы здесь неспешно добрались до выбора топологии и согласования шины адреса-данных между 5 одинаковыми ПЛИС Virtex 5.

Тактовая частота шины до 100 МГц, соответственно частота изменения сигналов - в два раза меньше, т.е. 50 МГц (данные 0x00, 0xff, 0x00, 0xff).
Допустимые выбросы 300 мВ как ниже 0, так и выше VCCIO 2.5 В.
Расстояние между ПЛИС около 4-5 см.

Хочу я все же сделать шину, а не SERDESы. Хотя SERDESы тоже будут, но роль их вторична, как и важность.

Поэтому возникают вопросы - какие трассы между ПЛИС пускать (импеданс?),
как их согласовывать (параллельно, последовательно, никак),
какой тип драйвера использовать в ПЛИС (LVCMOS25, другое),
slew rate,
drive strength?

Прошу прокомментировать, все же коллективный разум вопросы какие или критику подбросит.

Пока я занимаюсь моделированием в Hyperlinx Linesim, есть продвижение, но вариантов уж очень много.
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Jan 26 2009, 07:27
Сообщение #3


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(jojo @ Jan 24 2009, 21:59) *
Поэтому возникают вопросы - какие трассы между ПЛИС пускать (импеданс?),
как их согласовывать (параллельно, последовательно, никак),
какой тип драйвера использовать в ПЛИС (LVCMOS25, другое),
slew rate,
drive strength?

Пока я занимаюсь моделированием в Hyperlinx Linesim, есть продвижение, но вариантов уж очень много.

Сначала определите stackup, посмотрите, какие импедансы вы вообще сможете на нем получить. Для передачи 100МГц лучше наверное ничем иным, кроме LVCMOS25 не заморачиваться. А остальное уже надо подобрать по моделированию, ставя задачу не ставить торцевые резисторы и не использовать DCI (потому что DCI жрет много, и без крайней необходимости его использовать не стоит), но и не завалить фронты.
Go to the top of the page
 
+Quote Post

Сообщений в этой теме
- jojo   плата с Virtex5 - сколько времени делать хоть примерно?   Oct 4 2008, 19:24
- - avesat   Все зависит от команды. - Если делали подобные ...   Oct 4 2008, 20:31
- - AJIEKCEu   Мне тоже кажется, что все зависит от команды. Толь...   Oct 5 2008, 07:41
- - SFx   Я видел платы, с 900 ноговыми плисами. На них 22 с...   Oct 5 2008, 08:49
|- - vik0   Цитата(SFx @ Oct 5 2008, 11:49) Для 1760-...   Oct 6 2008, 07:31
|- - gluckmaker   Цитата(vik0 @ Oct 6 2008, 11:31) Отнюдь. ...   Oct 6 2008, 10:13
|- - DmitryR   А скажите пожалуйста, чего ради делать аналог тако...   Oct 6 2008, 10:32
- - jojo   >Мне тоже кажется, что все зависит от команды. ...   Oct 5 2008, 11:27
- - LeonY   Нда - плата "круче тучи". Разрабатывать ...   Oct 6 2008, 12:02
|- - gluckmaker   Цитата(LeonY @ Oct 6 2008, 16:02) По-моем...   Oct 6 2008, 13:03
- - jojo   Клиент прознал про Xilinx V5 и другого не желает. ...   Oct 6 2008, 19:19
|- - DmitryR   Цитата(jojo @ Oct 6 2008, 23:19) Клиент п...   Oct 7 2008, 06:10
- - jojo   Купить всегда проще. Но при большом тираже покупат...   Oct 7 2008, 09:22
|- - DmitryR   Цитата(jojo @ Oct 7 2008, 13:22) Купить в...   Oct 7 2008, 10:29
- - avesat   Основной фактор риска это накосячить в схемотехник...   Oct 7 2008, 10:27
- - jojo   Увы, тираж будет. В системе оптимизируется отноше...   Oct 7 2008, 19:34
|- - DmitryR   Цитата(jojo @ Oct 7 2008, 23:34) В систем...   Oct 9 2008, 05:41
- - jojo   А странно получается. Virtex 5 еще и дороже, чем S...   Oct 8 2008, 11:03
- - avesat   Цитата(DmitryR @ Oct 9 2008, 08:41) Вы оп...   Oct 9 2008, 07:21
- - jojo   Мне не нравятся большие ПЛИС из-за высокой цены ит...   Oct 9 2008, 07:57
|- - DmitryR   Цитата(jojo @ Oct 9 2008, 11:57) И сидит ...   Oct 9 2008, 10:40
- - jojo   >По поводу архитектуры - скачал две забавных бу...   Oct 9 2008, 12:39
|- - DmitryR   Цитата(jojo @ Oct 9 2008, 16:39) Понимаю,...   Oct 9 2008, 13:34
- - jojo   >Тому может быть масса причин: слишком плотное ...   Oct 9 2008, 18:50
|- - DmitryR   Цитата(jojo @ Oct 9 2008, 22:50) "X...   Oct 10 2008, 06:20
- - snayperAlfa   Скажите мне пожалуйста как человеу, который ели-ел...   Jan 24 2009, 20:11
- - jojo   Это обычная отладочная плата, только с обилием лог...   Jan 25 2009, 07:19
- - jojo   Получается, что максимальная частота переключения ...   Jan 26 2009, 09:50
|- - DmitryR   Цитата(jojo @ Jan 26 2009, 12:50) Слоев в...   Jan 26 2009, 11:20
- - jojo   Hyperlinx может и без геометрии - можно задавать у...   Jan 26 2009, 11:52
- - DmitryR   Цитата(jojo @ Jan 26 2009, 14:52) Hyperli...   Jan 26 2009, 13:06


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 22nd July 2025 - 08:35
Рейтинг@Mail.ru


Страница сгенерированна за 0.01403 секунд с 7
ELECTRONIX ©2004-2016