|
Нижний предел входной частоты PLL, Cyclone II |
|
|
|
Jan 26 2009, 12:58
|
Участник

Группа: Свой
Сообщений: 73
Регистрация: 13-07-06
Пользователь №: 18 791

|
Использую PLL в CycloneII. При задании на входе inclk сигнала выше 10 МГц все хорошо, при задании сигнала с более низкой частотой (например 4 МГц как в моем случае) ругается что превышен диапазон VCO. В даташите на циклоновский pll не нашел никаких предельных параметров и поэтому возник вопрос - действительно ли нельзя подавать на вход частоту ниже 10 Мгц? Получается нужно делать внешний синтезатор для получения более высокой частоты и потом заводить ее в ПЛИС?
Сообщение отредактировал DeC_NN - Jan 26 2009, 12:58
|
|
|
|
|
 |
Ответов
|
Jan 28 2009, 06:15
|
Местный
  
Группа: Свой
Сообщений: 313
Регистрация: 8-09-04
Из: Таганрог
Пользователь №: 617

|
Цитата(vetal @ Jan 27 2009, 16:44)  Вам нужно передать на выход 8МГц синхронных с входным потоком или 8МГц синхронных с выходным потоком? Иными словами : вам нужна жесткая синхронизация входного и выходного потоков или допустимо их сделать асинхронными? На вряд-ли асинхронными, т.к. непрерываня TDM шина в условии задачи, а вот на сдвиг фаз точно наверняка можно забить, например умножаем 4 на 8 имеем 32 и уже с ней делаем что хотим точность фазирования составит +-61 нс, для TDM задачи более чем достаточно
|
|
|
|
|
Jan 28 2009, 07:39
|
Участник

Группа: Свой
Сообщений: 73
Регистрация: 13-07-06
Пользователь №: 18 791

|
Цитата(cdg @ Jan 28 2009, 09:15)  а вот на сдвиг фаз точно наверняка можно забить, например умножаем 4 на 8 имеем 32 и уже с ней делаем что хотим точность фазирования составит +-61 нс Там еще сигнал кадровой частоты присутствует привязанный к битовой частоте, поэтому необходимо фазирование. Можно конечно чего то наворотить-набуферить, но мне кажется синхронно работающая система будет прозрачней для отладки и надежней в работе. ICS570 как раз равняет фазы: входного, выходного и выходного/2 сигналов. Плюс к этому улучшенные параметры по джиттеру. Цитата(vetal @ Jan 27 2009, 16:44)  Иными словами : вам нужна жесткая синхронизация входного и выходного потоков или допустимо их сделать асинхронными? Именно жесткая.
Сообщение отредактировал DeC_NN - Jan 28 2009, 07:35
|
|
|
|
|
Jan 28 2009, 08:14
|
Местный
  
Группа: Свой
Сообщений: 313
Регистрация: 8-09-04
Из: Таганрог
Пользователь №: 617

|
Цитата(DeC_NN @ Jan 28 2009, 10:39)  Там еще сигнал кадровой частоты присутствует привязанный к битовой частоте, поэтому необходимо фазирование. Можно конечно чего то наворотить-набуферить, но мне кажется синхронно работающая система будет прозрачней для отладки и надежней в работе. ICS570 как раз равняет фазы: входного, выходного и выходного/2 сигналов. Плюс к этому улучшенные параметры по джиттеру. Буферить ничего не нужно, у Вас частота будет в 2 или 4 раза выше требуемой, все синхронно, сигнал кадровой частоты будет привязан к выходной частоте, фазировка будет обеспечена, можно дополнительно еще в Cyclon умножение сделать скажем до 64МГц, чтобы повысить точность фазирования, автомат фазирования элементарно делается - просто надо сбросить(установить) счетчик по фронту частоты 4МГц. Но это так просто предложение (делал сам аналогичные вещи потому и могу подсказать, как меньшими слезами открутится, а 512-ю использую давно, дюже она нравится, попробуй PLL на россыпи за 100р сделать  ))) ), а там на вкус и цвет как говорится, просто ICS570 очень экзотический фрукт и потому дорогой. Успехов!
|
|
|
|
|
Jan 28 2009, 10:28
|
Участник

Группа: Свой
Сообщений: 73
Регистрация: 13-07-06
Пользователь №: 18 791

|
Цитата(cdg @ Jan 28 2009, 11:14)  ... Успехов! Спасибо. Думаю пока остановлюсь на варианте с 570  , но может и еще чего придумаю. А вообще вот картинка. Зеленым то что мне приходит, красным то что надо сгенерить. Клок сделаю внешней штуковиной(ICS570), а фрейм уже в ПЛИС на D-триггере с установкой по зеленому фрейму и сбросом инвертированным зеленым клоком.
Сообщение отредактировал DeC_NN - Jan 28 2009, 10:30
Эскизы прикрепленных изображений
|
|
|
|
|
Jan 28 2009, 20:16
|
Частый гость
 
Группа: Свой
Сообщений: 166
Регистрация: 2-11-08
Из: Ростов-на-Дону
Пользователь №: 41 331

|
Цитата(DeC_NN @ Jan 28 2009, 13:28)  А вообще вот картинка. Зеленым то что мне приходит, красным то что надо сгенерить. Клок сделаю внешней штуковиной(ICS570), а фрейм уже в ПЛИС на D-триггере с установкой по зеленому фрейму и сбросом инвертированным зеленым клоком. Нет проблем сделать это в самой ПЛИСине с асинхронными цепями. Конечно, сейчас меня запинают, что асинхронные вещи - это прошлый век, но в данном случае это всего несколько асинхронных путей, которые можно легко законстрейнить. Вопрос в том, какую точность по времени необходимо обеспечить. Если необходима только синхронность работы выходов между собой, то это можно обеспечить. IMHO, не самый "технологичный", но надежный и 100% - самый дешевый вариант. Там и так асинхронные вещи уже есть - установка и сброс триггера по разным фронтам.
Сообщение отредактировал murmel1 - Jan 28 2009, 20:18
|
|
|
|
Сообщений в этой теме
DeC_NN Нижний предел входной частоты PLL Jan 26 2009, 12:58 dxp Цитата(DeC_NN @ Jan 26 2009, 18:58) Испол... Jan 26 2009, 13:24 DeC_NN Цитата(dxp @ Jan 26 2009, 16:24) cyc2_cii... Jan 26 2009, 13:32  DmitryR В чем грусть? Поставили снаружи генератор на 33 МГ... Jan 26 2009, 14:07   DeC_NN Цитата(DmitryR @ Jan 26 2009, 17:07) Пост... Jan 27 2009, 05:23    murmel1 Цитата(DeC_NN @ Jan 27 2009, 08:23) Вы им... Jan 27 2009, 06:01     DeC_NN Цитата(murmel1 @ Jan 27 2009, 09:01) Имел... Jan 27 2009, 06:08      DmitryR Цитата(DeC_NN @ Jan 27 2009, 09:08) Ну чт... Jan 27 2009, 08:10       cdg Цитата(DmitryR @ Jan 27 2009, 11:10) Он в... Jan 27 2009, 09:10        DmitryR DPLL не знаю что такое, а SG-8002 поданный прямо н... Jan 27 2009, 09:49         cdg Цитата(DmitryR @ Jan 27 2009, 12:49) А cп... Jan 27 2009, 10:01       DeC_NN Цитата(DmitryR @ Jan 27 2009, 11:10) Он в... Jan 27 2009, 10:50        DmitryR Цитата(DeC_NN @ Jan 27 2009, 13:50) У мен... Jan 27 2009, 11:36         DeC_NN Цитата(DmitryR @ Jan 27 2009, 14:36) Внеш... Jan 27 2009, 11:39        DmitryR Тогда на самом деле грустно, потому что я не смог ... Jan 27 2009, 12:21         Shamil Цитата(DmitryR @ Jan 27 2009, 17:21) Тогд... Jan 27 2009, 12:51         DeC_NN Цитата(DmitryR @ Jan 27 2009, 15:21) В ча... Jan 27 2009, 13:05          cdg Цитата(DeC_NN @ Jan 27 2009, 16:05) В дат... Jan 27 2009, 14:39 Евгений Николаев Кстати, про PLL, у Cyclone/CycloneII производитель... Jan 26 2009, 20:29 dxp Цитата(Евгений Николаев @ Jan 27 2009, 02... Jan 27 2009, 14:34 cdg Цитата(DeC_NN @ Jan 26 2009, 15:58) Получ... Jan 27 2009, 07:22 DeC_NN Цитата(cdg @ Jan 27 2009, 10:22) ...
Сп... Jan 27 2009, 07:58 vetal ЦитатаУ меня задача такая: есть внешние 4 МГц, чис... Jan 27 2009, 11:18 DeC_NN Цитата(vetal @ Jan 27 2009, 14:18) Вы для... Jan 27 2009, 11:31 vetal По вопросу- только внешний ФАПЧ.
PS:Сдается мне, ... Jan 27 2009, 12:26 vetal Цитата4МГЦ - это битовая частота с которой определ... Jan 27 2009, 13:12 DmitryR Да, только потом отдать этот поток тому, для кого ... Jan 27 2009, 13:34     bve У ксайлинкса встречалась схема удвоения частоты в ... Jan 28 2009, 19:51      DeC_NN Цитата(murmel1 @ Jan 28 2009, 23:16) ... ... Jan 29 2009, 07:10       cdg Цитата(DeC_NN @ Jan 29 2009, 10:10) Извин... Jan 29 2009, 10:07        DeC_NN Цитата(cdg @ Jan 29 2009, 13:07) Наложить... Jan 29 2009, 11:30 dvladim Двух клоковое ФИФО не подойдет?
На одной стороне 4... Jan 27 2009, 19:19 Kenav Циклоновский PLL работают мин от 10 мегов. Надо ст... Feb 11 2009, 13:18
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|