Есть схема отладочной интерфейсной платы Spartan-3 + DDR. Обмен между FPGA и памятью идёт в стандарте SSTL_2. В качестве терминации применяются включённые между сигналами и опорой (1,25В) резисторы. На схеме эти резисторы имеют номинал 51 Ом, реально же на плате стоят 49,9 - 1% точность. C SSTL_2 никогда раньше дела не имел, поэтому есть вопрос, так ли уж важно, чтобы эти резисторы имели 1% точность? С моей точки зрения ставить 1%-ные резисторы - это излишества нехорошие, на мой взгляд для терминации хватит и 5% точности, но может быть тут есть грабли о которых я не знаю...
|