реклама на сайте
подробности

 
 
> Нет обратной связи CES и Expedition PCB
misyachniy
сообщение Sep 1 2009, 14:28
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 716
Регистрация: 27-05-05
Из: Kyiv
Пользователь №: 5 454



Задал в CES "Net Class"с шириной трасс и зазоров и указал разводить в двух слоях.
Затем в "Constraint Classes" создал класс цепей, где указал количество переходов - 2 и выравнивание длины.
Внес в них цепи и указал на использование созданного мной "Net Class".

В Expedition PCB запускаю автоматическую разводку по схеме "System Default"
При выполняется только требование по ширине и зазорам.
Требование по переходным отверстия тоже похоже выполняется.

Но разводка идет в 4 слоях а не в 2-х как я объявлял в "Net Class"
Цепи которые я занес в настраиваемый класс ("Constraint Classes" ) разводятся во всех слоях.
при этом в CES(см. рис.) не отображается ни количество использованых переходных отверстий, ни реальные длины трасс.

Если я в Expedition PCB запускаю автоматическую разводку не во всех слоях("System Default"), а только в выбраных в CES,
то плата разводится в выбраных слоях.
Но реальные данные в CES все равно не попадают.

К тому же получается разводчик игнорирует правило разводки заданное в CES?

Что я не так делаю?
Эскизы прикрепленных изображений
Прикрепленное изображение
 
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
fill
сообщение Sep 7 2009, 13:05
Сообщение #2


Гуру
******

Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512



Попробуйте подумать для начала:
Via это компонент, он на схеме есть?
Нет.
Значит его надо импортировать непосредственно в плату Setup>Library_Services закладка Padstacks


--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю.

www.megratec.ru
Go to the top of the page
 
+Quote Post
misyachniy
сообщение Sep 8 2009, 08:13
Сообщение #3


Знающий
****

Группа: Свой
Сообщений: 716
Регистрация: 27-05-05
Из: Kyiv
Пользователь №: 5 454



Цитата(fill @ Sep 7 2009, 16:05) *
Попробуйте подумать для начала:
Via это компонент, он на схеме есть?
Нет.
Значит его надо импортировать непосредственно в плату Setup>Library_Services закладка Padstacks


Подумал - не логично.
На сколько я понимаю, "Via по умолчанию" попало в плату через схему.
Точнее, при упаковке схемы в проект попала ссылка на базу компонентов.
Откуда Expedition PCB и извлек параметры переходного отверстия.

Да и нелогично как-то выглядит контроль изменений.
DxD подсвечивает измененые символы, а Expedition PCB не подсвечивает измененные Cell.

Ну если нужно вручную импортировать, то так и буду.
Куда ж дется с подводной лодки. ;-)

По прежнему не понятно, почему выскакивает при упаковке проекта "!THE iCDB IS UP-TO-DATE!" ?
Ведь я задаю галочками перепаковать все символы и локальную базу данных создать наново.
Go to the top of the page
 
+Quote Post
fill
сообщение Sep 8 2009, 08:52
Сообщение #4


Гуру
******

Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512



Цитата(misyachniy @ Sep 8 2009, 12:13) *
Подумал - не логично.
На сколько я понимаю, "Via по умолчанию" попало в плату через схему.
Точнее, при упаковке схемы в проект попала ссылка на базу компонентов.
Откуда Expedition PCB и извлек параметры переходного отверстия.

Да и нелогично как-то выглядит контроль изменений.
DxD подсвечивает измененые символы, а Expedition PCB не подсвечивает измененные Cell.

Ну если нужно вручную импортировать, то так и буду.
Куда ж дется с подводной лодки. ;-)

По прежнему не понятно, почему выскакивает при упаковке проекта "!THE iCDB IS UP-TO-DATE!" ?
Ведь я задаю галочками перепаковать все символы и локальную базу данных создать наново.



А теперь представте что вы сделали сотню проектов и в ЦБ у вас накопилось несколько десятков VIA. По вашей логике все они загрузятся проект - вопрос а нафига они все там вам нужны, будут только мешаться. Если хотите чтобы конкретные VIA всегда загружались при создании новой платы, то внесите их в соответствующуй Layout_Template, туда же можете внести и механические ячейки, и рисованные ячейки и т.д.

В диалоге Project_Integration есть соотвествующие галочки обновления информации. Т.е при каждой FA будет происходить обновление.


--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю.

www.megratec.ru
Go to the top of the page
 
+Quote Post
misyachniy
сообщение Sep 9 2009, 14:33
Сообщение #5


Знающий
****

Группа: Свой
Сообщений: 716
Регистрация: 27-05-05
Из: Kyiv
Пользователь №: 5 454



Цитата(fill @ Sep 8 2009, 11:52) *
А теперь представте что вы сделали сотню проектов и в ЦБ у вас накопилось несколько десятков VIA. По вашей логике все они загрузятся проект - вопрос а нафига они все там вам нужны, будут только мешаться. Если хотите чтобы конкретные VIA всегда загружались при создании новой платы, то внесите их в соответствующуй Layout_Template, туда же можете внести и механические ячейки, и рисованные ячейки и т.д.

В диалоге Project_Integration есть соотвествующие галочки обновления информации. Т.е при каждой FA будет происходить обновление.


Представить себе, что я сделал сотню проектов в Expedition не могу :-)
Два десятка типов переходных отверстий тоже сложно представить, мне 3..4 типа хватает.
Как заложили програмисты работу с переходками пусть так и будет.

-----
Сообщение "!THE iCDB IS UP-TO-DATE!" не пропадает.

Судя по рисунку (iCDB.JPG) данные в нее поставляют DxDesigner, редактор CES и Epedition PCB.

DxDesigner не "просит" обновить символы.

Редактор CES синхронизируется сам автоматически:
"Constraint changes you make while working within CES are automatically synchronized with
the schematic entry or PCB layout tool from which you launched CES. For example, after
launching CES from DxDesigner, changes that you make to constraints that correspond to
schematic design properties are updated within DxDesigner after those changes are saved
within CES. From a back-end perspective, Expedition PCB, for example, is updated with
changes from CES in the same manner."


При загрузке обновлений в Epedition PCB (proj_integr.JPG) ставил галочки и "обновить" и "удалить и перестроить"
Все равно, после этого, при упаковке проекта появляется сообщение ""!THE iCDB IS UP-TO-DATE!" :-(
Эскизы прикрепленных изображений
Прикрепленное изображение
Прикрепленное изображение
 
Go to the top of the page
 
+Quote Post

Сообщений в этой теме
- misyachniy   Нет обратной связи CES и Expedition PCB   Sep 1 2009, 14:28
- - avesat   В меню CES-а нажать Data -> Actuals -> Updat...   Sep 2 2009, 06:23
|- - misyachniy   Цитата(avesat @ Sep 2 2009, 09:23) В меню...   Sep 2 2009, 11:00
|- - fill   Цитата(misyachniy @ Sep 2 2009, 15:00) По...   Sep 2 2009, 11:06
|- - misyachniy   Не могу назначить VIA в CES. Предыстория: Работаю...   Sep 7 2009, 12:41
|- - AlexN   Цитата(fill @ Sep 7 2009, 20:05) Попробуй...   Sep 9 2009, 14:58
|- - fill   Цитата(AlexN @ Sep 9 2009, 18:58) может я...   Sep 9 2009, 17:27
|- - misyachniy   Цитата(fill @ Sep 9 2009, 20:27) Давайте ...   Sep 11 2009, 12:45
- - fill   Можно можно даже задать правила pin-to-pin (From_...   Sep 11 2009, 13:04
|- - misyachniy   Хочу под BGA расположить две "Rule Area...   Sep 24 2009, 14:42
|- - SM   Цитата(misyachniy @ Sep 24 2009, 18:42) Т...   Sep 24 2009, 15:40
||- - misyachniy   Цитата(SM @ Sep 24 2009, 18:40) Ну с этим...   Sep 28 2009, 13:56
|- - fill   Цитата(misyachniy @ Sep 24 2009, 18:42) Х...   Sep 25 2009, 08:06
- - SM   А в диалоге "Pad Entry" именно для этого...   Sep 28 2009, 14:18
- - fill   Тут сплошные вопросы и без проекта на них не ответ...   Sep 28 2009, 14:47


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 29th July 2025 - 09:21
Рейтинг@Mail.ru


Страница сгенерированна за 0.01415 секунд с 7
ELECTRONIX ©2004-2016