Группа: Участник
Сообщений: 3
Регистрация: 23-10-09
Пользователь №: 53 169
Добрый день,
У меня стоит задача, сделать схему измерения интервалов на FPGA. Проблема в том что нужна высокая точность - 70 пс. Так что считать "в лоб" не получится. Кто нибудь делал что-либо подобное? Буду признателен за любые идеи.
В каком-то совейском частотомере измеряемый интервал считался в лоб, но каждый счётный импульс фронтом сбрасывал интегратор, напряжение на котором по окончании измеряемого интервала цифровалось параллельным АЦП.