реклама на сайте
подробности

 
 
> XILINX Spartan-3 FPGA, Общие вопросы SRAM;SDRAM;DDR?
Arischenko Ivan
сообщение Oct 30 2009, 08:49
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 112
Регистрация: 29-10-06
Пользователь №: 21 768



Добрый день.

Знаний о FPGA у меня "ниже начальных" но в проекте в котором я занят используется XILINX FPGA Spartan-3 XC3S5000. На FPGA возложена задача по цифровой обработке сигнала (выделение шумоподобного сигнала с использованием псевдослучайных последовательностей) в пару к нему используется процессор Atmel AT91RM9200. В двух словах алгоритм работы : ПЛИС производит начальную обработку сигнала, процессор - окончательную, соответственно возникает вопрос совместного доступа к данным первичной обработки.

Сейчас предполагается следущая схема : (ПЛИС+SDRAM)-(AT91+SDRAM). Данные первичной обработки помещаются в SDRAM ПЛИС, откуда процессор должен их забирать и обрабатывать.

Прикрепленное изображение


Схема мне очень не нравится, но обосновать необходимость ее улучшения без аргументирования я не могу.
Можно ли ее упростить? Например : память оставить одну и заменить ее на DDR, в DDR складывать данные, и от туда же исполнять программу AT91RM9200?
На сколько сложная задача на FPGA выполнить преобразование SDRAM-SRAM для передачи данных из памяти FPGA в процессор?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
DmitryR
сообщение Oct 30 2009, 09:36
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Тут вопрос в том, хватит ли процессору скорости SRAM порта, если на нем будет его основная память. Кроме этого других проблем сделать на FPGA арбитр, который будет обеспечивать двухпортовый доступ к SDRAM (для собственных нужд и для процессора) нет. А память конечно лучше поставить DDR2 со стандартным MIG контроллером - по сравнению с DDR, вам не придется ставить резисторы (используя DCI в Spartan-3).
Go to the top of the page
 
+Quote Post
Arischenko Ivan
сообщение Oct 30 2009, 11:19
Сообщение #3


Частый гость
**

Группа: Участник
Сообщений: 112
Регистрация: 29-10-06
Пользователь №: 21 768



Цитата(DmitryR @ Oct 30 2009, 12:36) *
Тут вопрос в том, хватит ли процессору скорости SRAM порта, если на нем будет его основная память. Кроме этого других проблем сделать на FPGA арбитр, который будет обеспечивать двухпортовый доступ к SDRAM (для собственных нужд и для процессора) нет. А память конечно лучше поставить DDR2 со стандартным MIG контроллером - по сравнению с DDR, вам не придется ставить резисторы (используя DCI в Spartan-3).



Т.е если организовать в FPGA двухпортовый контроллер памяти SDRAM, подключить его к шине EIB процессора AT91SAM9200 на NCS1 (SDRAM) то FPGA в приципе будет успевать сохранять данные в память и обеспечивать исполнение кода из памяти sdram для AT91SAM9200? Как на пальцах посчитать необходимую минимальную пропускную способность памяти чтобы процессор не затыкался?
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 00:20
Рейтинг@Mail.ru


Страница сгенерированна за 0.01366 секунд с 7
ELECTRONIX ©2004-2016