реклама на сайте
подробности

 
 
> Вопрос чайника о программируемых задержках
Holly
сообщение Jun 6 2010, 22:46
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 72
Регистрация: 16-09-05
Пользователь №: 8 645



Пожалуйста, помогите понять, зачем так сделано:
в схеме медленного (не быстрее 1 МГц) 4-х-канального 16-битного ЦАПА на основе Cyclone II между каждым из пяти выводов delayA-E и
пяти выводов GCLKA-E вставлены недешевые программируемые задержки 3D3418S-0.25 (256 шагов по 250 пс).
В версию о том, что у людей просто слишком много денег, не верится.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
VladimirB
сообщение Jun 7 2010, 18:06
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 614
Регистрация: 12-06-09
Из: рядом с Москвой
Пользователь №: 50 219



Цитата(Holly @ Jun 7 2010, 02:46) *
Пожалуйста, помогите понять, зачем так сделано:
в схеме медленного (не быстрее 1 МГц) 4-х-канального 16-битного ЦАПА на основе Cyclone II между каждым из пяти выводов delayA-E и
пяти выводов GCLKA-E вставлены недешевые программируемые задержки 3D3418S-0.25 (256 шагов по 250 пс).
В версию о том, что у людей просто слишком много денег, не верится.


ИМХО варианта два:
1) Альтера научилась гравиЦАПы в ПЛИС вставлять
2) У меня иссякли телепатические способности, а другие телепаты уехали в отпуск.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 22:33
Рейтинг@Mail.ru


Страница сгенерированна за 0.01365 секунд с 7
ELECTRONIX ©2004-2016