Ага, а еще есть ограничение, что не любые пины в пределах банка можно свопить. Например, у всяких там стандартов вроде SSTL и LVDS нужно размещать выходы подальше от входов (во всяком случае у Альтеры такие правила), что то вроде для некоторого входа ближайший выход должен быть не ближе двух падов кристалла, а уж как это на пины вылезет, у каждого корпуса по-своему. Так что к всем этим завязкам с питанием добавляется итерация проверки собираемости всего проекта в среде разработки ПЛИС, что, на мой взгляд, несопоставимо дольше, чем на бумажку выписать и в схеме алиасы подвигать. Такие хитрые завязки пинов можно описать Оркаду формально? Или хотя бы просто описать, что при свопинге проводника из дифф. пары должна автоматом отсвопиться и пара?
|