|
Быстрый преобразователь уровней, для логического анализатора на FPGA |
|
|
|
Sep 16 2010, 22:42
|
Участник

Группа: Участник
Сообщений: 44
Регистрация: 30-07-05
Пользователь №: 7 225

|
Хочется сделать на основе FPGA логический анализатор для сигналов 5 и 3.3 В. Spartan-3E, наверное, позволит сделать частоту выборки в 400 Msamples/s (200Mhz system clock, измерять по обеим фронтам и писать в BRAM). А что лучше всего поставить для преобразования сигнала на щупе из диапазона 0-5 вольт в 0-3.3 вольт для FPGA и способное работать на такой большой частоте (в районе 200MHz)? Искал среди level shifters и 5-volt tolerant buffers -- все попадались медленные. А можно ли использовать для перобразования уровня FET Bus Switch типа такого SN74CB3T3306 ( инфо на ti.com)? Что обычно стоит в быстрых логических анализаторах на входе (для преобразования уровней, для защиты от перенапряжения)?
|
|
|
|
|
 |
Ответов
|
Jan 1 2011, 10:13
|

Гуру
     
Группа: Свой
Сообщений: 13 372
Регистрация: 27-11-04
Из: Riga, Latvia
Пользователь №: 1 244

|
QUOTE (AndriAno @ Sep 17 2010, 14:22)  стоит такое порядка 400$ из них 350 судя по всему стоит софт. Причем софт по функциональности очень, и очень неплохой. Чем больше пользуюсь, тем больше доволен. Действительно в софт труда вложено и я с трудом представляю что Автор будет делать с голой железкой  . Из анализаторов с большой памятью сейчас присматриваюсь к PLA2532 http://www.progshop.com/shop/logic-analyze...ix-PLA2532.html у него, кстати, тоже от минус задается уровень, причем настраивается по 8bit банкам независимо. Хотя есть младше модели, корые только "TTL". Из функционала у последнего чего-то очень привлекательным кажется наличие выхода триггера, например, запускать осциллограф.
--------------------
Feci, quod potui, faciant meliora potentes
|
|
|
|
Сообщений в этой теме
vitalinea Быстрый преобразователь уровней Sep 16 2010, 22:42 Boris_TS Цитата(vitalinea @ Sep 17 2010, 02:42) Чт... Sep 17 2010, 05:38 iosifk Цитата(vitalinea @ Sep 17 2010, 02:42) А ... Sep 17 2010, 06:05  vitalinea Цитата(zltigo @ Jan 1 2011, 16:13) Причем... Jan 16 2011, 16:25 rloc Цитата(vitalinea @ Sep 17 2010, 02:42) А ... Sep 17 2010, 08:37 Костян QUOTE (rloc @ Sep 17 2010, 09:37) Правиль... Dec 29 2010, 10:26  DmitryR Так же, как и везде: double triggering. Dec 29 2010, 10:57 AndriAno Повторяю свое сообщение.
Посмотрите такую штуку к... Sep 17 2010, 09:05 vitalinea Intronix -- то что нужно, спасибо. Нашел фото его ... Sep 17 2010, 11:24  iosifk Цитата(vitalinea @ Sep 17 2010, 15:24) In... Sep 17 2010, 11:37   vitalinea Цитата(iosifk @ Sep 17 2010, 14:37) Посмо... Sep 17 2010, 12:08    rloc vitalinea Вы не внимательно читаете, как я уже пис... Sep 17 2010, 12:41 AndriAno ЦитатаПорог в этом Intronix'е скорей регулируе... Sep 18 2010, 09:18 vitalinea Цитата(AndriAno @ Sep 18 2010, 12:18) Нас... Sep 18 2010, 18:34 rloc Цитата(AndriAno @ Sep 18 2010, 13:18) Нас... Sep 19 2010, 23:07  vitalinea Прошу прощения, что подымаю старую тему. Появился ... Dec 29 2010, 09:51   Timmy Цитата(vitalinea @ Dec 29 2010, 15:51) Не... Jan 1 2011, 07:28 Alex11 Что там у них сделано, я тоже не знаю, но вот есть... Sep 18 2010, 23:29 vitalinea Еще два вопроса:
1) У Интроникса порог логическог... Jan 14 2011, 13:05 ViKo Цитата(vitalinea @ Jan 14 2011, 18:05) Ещ... Jan 14 2011, 19:02 анатолий Входные ПАДы ПЛИС имеют компараторы и сгруппирован... Jan 14 2011, 19:27
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|