реклама на сайте
подробности

 
 
> Clock для RapidIO ядра
Kirill_Good
сообщение Feb 5 2011, 21:04
Сообщение #1


Местный
***

Группа: Участник
Сообщений: 217
Регистрация: 10-12-10
Из: Москва
Пользователь №: 61 528



Всем здравствуйте!
У меня есть задача, реализовать SRIO на Spartan 6. Я использую отладочную плату SP605, в документации на ядро сказано, что референсный синхросигнал для трансивера нужно подавать с внешнего, по отношению к плис, источника. На SP605 имеются специальные SMA разъемы для подключения такого сигнала. Но я использовал внутренний PLL блок ПЛИСа для получения референсной частоты. Какие проблемы могут из за этого возникнуть? Будут ли они? Я на таком сейчас этапе, что заметить их пока не могу.
Спасибо!
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Koluchiy
сообщение Feb 6 2011, 12:30
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 972
Регистрация: 12-04-09
Из: Москва
Пользователь №: 47 543



А почитать можно в доке на GTP от Virtex-5...
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 20:28
Рейтинг@Mail.ru


Страница сгенерированна за 0.0146 секунд с 7
ELECTRONIX ©2004-2016