реклама на сайте
подробности

 
 
> Сторожевой таймер, на платах с FPGA от Альтеры
Serhiy_UA
сообщение Feb 10 2011, 17:15
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 721
Регистрация: 23-10-08
Из: next to Odessa
Пользователь №: 41 112



Есть плата с FPGA на Cyclone III, которая работает круглосуточно.
Предполагаю, что конфигурация в FPGA, хоть и с малой вероятностью, но может слетать. Тогда появится необходимость ее автоматически перезагрузить. Без сторожевого таймера здесь не обойтись.

Кто сталкивался с подобной проблематикой, проблема реальна или надумана? Каков опыт?
Какие есть соображения, какие получились решения? Какие были схемы?
Поделитесь информацией!

Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
gin
сообщение Feb 10 2011, 18:33
Сообщение #2


Частый гость
**

Группа: Участник
Сообщений: 183
Регистрация: 17-12-10
Пользователь №: 61 682



В теории сбой возможен, на практике никогда не замечал. Но в любом случае в третьем циклоне можно настроить контроль CRC для проверки конфигурационной памяти ПЛИС, в случае ошибки схема проверки CRC выдает выходной сигнал, который потом можно использовать для реконфигурации.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 24th July 2025 - 06:36
Рейтинг@Mail.ru


Страница сгенерированна за 0.01366 секунд с 7
ELECTRONIX ©2004-2016