реклама на сайте
подробности

 
 
> AXI4 Interconnect
alxkon
сообщение Sep 28 2011, 07:21
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 16-11-10
Пользователь №: 60 920



Здарова Всем!

Возникла необходимость пользоватся в проекте AXI4, собственные корки соответственно с AXI4 и AXI4-ST + interconnect,
и проект должен работать и на Xilinx и на Altera. У Xilinx есть готовый interconnect. У Альтеры пока нет.
Кто нибудь создавал собственный interconnect, насколько трудоемкая это задача, есть ли темные места в стандарте
Стандарт начал читать, пока не определил сложность, несколько дней его нужно будет курить до полного понимания.

Спасибо!

Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
RobFPGA
сообщение Sep 30 2011, 11:48
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 214
Регистрация: 23-12-04
Пользователь №: 1 643



Приветствую!

Ну вообще-то корки лежат в
КУДА_ВЫ_ISE_ПОСТАВИЛИ\ISE_DS\ISE\coregen\ip\ для CoreGen
КУДА_ВЫ_ISE_ПОСТАВИЛИ\ISE_DS\EDK\hw\XilinxProcessorIPLib\pcores\ для EDK

В частности: ТРАМТАРАРАМ\ISE_DS\ISE\coregen\ip\xilinx\primary\com\xilinx\ip\axi_interconnect_v1_03_a

Ручками - это если вставлять исходники из корки без использования coregen - я планирую использовать AXI в системе на базе VIRTEX5 а Corgen говорит что мол AXI только для 6 и выше серий заточен. Вот и решил я разобраться что и как там внутри и можно ли это будет использовать.
На первый взгляд - жить будет. На данный момент - 10G Ethernet контроллер - две штуки, DMA controller - 2 штуки, DDR2 controller 1 штука, SRIO - AXI bridge 1 штука, Microblaze для мелкого сервиса - 1 штука, портсигар золотой - 1 штука sm.gif, живут на 128 бит/125 MHz AXI

Успехов! Rob.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 23:03
Рейтинг@Mail.ru


Страница сгенерированна за 0.12516 секунд с 7
ELECTRONIX ©2004-2016