реклама на сайте
подробности

 
 
> Cyclone IV, стандарты IO, надо найти решение
torik
сообщение Oct 31 2011, 08:06
Сообщение #1


Гуру
******

Группа: Свой
Сообщений: 2 113
Регистрация: 1-11-05
Пользователь №: 10 359



Разрабатывается плата, на которой имеется Cyclone4 GX 150 672FBGA в связке с OMAP-L138. А также питание и обвязка памятью.

Все интервфейсы типа DVI, CAN и прочее планируется сделать на мезонине. И вот начинаются проблемы с питанием банков:

- банк 3,4 - DDR2 1.8V

- банк 7 - DDR2 1.8V

- банк 6 - SRAM 2.5V. Тут задействованы все выводы банка на память. Единственный вопрос - позволит ли ква задействовать все выводы банка?

- банк 3A, 3B, 8A, 8B - refclk для ALTGX, 2.5В. Тут вопросов вроде бы нет, на соответсвующие входы идут LVDS клоки для GX трансмиттеров.

- банк 5, 8 - 1.8V связь с DSP (EMIF, uPP).




Мне нужно как можно больше оставшихся свободных сигналов со всех банков завести на мезонин. Но все равно не достаточно выводов для подключения, скажем DVI. Направшивающийся выход - использовать дифпары. И вот тут проблема - все банки с которых я могу взять дифпары питаются от 1.8V, а для LVDS надо 2.5В. Можно как-то это обойти?

Вопрос второй - на входы clk банков 3-8 завожу LVDS клоки. Поймет ли их плисина или при питании 1.8В нифига? Можно конечно завести с генераторов не LVDS, но не было бы проблем с шумами.




На мезонин пойдут также парочку GX-ов, но я не знаю как на мезонине без плисины преобразовать это в параллельный код...






--------------------
Быть. torizin-liteha@yandex.ru
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
torik
сообщение Nov 7 2011, 05:09
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 2 113
Регистрация: 1-11-05
Пользователь №: 10 359



Цитата
Да, есть свойство, называется что-то вроде toggle_rate, которое управляет расчетом помех, его можно поставить в 0. Но я не думаю, что такой обман целесообразен, если сигналы на самом деле быстрые.

А как прописать это для пина?


--------------------
Быть. torizin-liteha@yandex.ru
Go to the top of the page
 
+Quote Post
des00
сообщение Nov 7 2011, 05:35
Сообщение #3


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(torik @ Nov 6 2011, 23:09) *
А как прописать это для пина?

PinPlanner (включите нужную колонку) или Assignament Editor


--------------------
Go to the top of the page
 
+Quote Post

Сообщений в этой теме
- torik   Cyclone IV, стандарты IO   Oct 31 2011, 08:06
- - torik   По первому вопросу вижу ответ (не знаю как не заме...   Oct 31 2011, 09:36
- - EugeneS   QUOTE (torik @ Oct 31 2011, 12:06) Мне ну...   Oct 31 2011, 09:52
- - torik   ЦитатаВроде бы для клоков есть VCC_CLKIN ? Только ...   Oct 31 2011, 10:04
|- - EugeneS   QUOTE (torik @ Oct 31 2011, 14:04) Только...   Oct 31 2011, 12:40
- - torik   Печально, но ква не дает в банке, где сидят DDR2 п...   Oct 31 2011, 13:59
- - Hoodwin   А SSTL II Differential оно дает использовать вмес...   Oct 31 2011, 14:18
- - torik   SSTL только на клоковых входах-выходах. Но я погля...   Oct 31 2011, 16:25
- - Hoodwin   Ну вообще у DDR2 бывает DQS в виде differential SS...   Oct 31 2011, 16:33
- - torik   RE: Cyclone IV, стандарты IO   Nov 1 2011, 07:07
|- - EugeneS   QUOTE (torik @ Nov 1 2011, 11:07) Ну вот ...   Nov 1 2011, 07:32
- - Hoodwin   Ну это стандартные заморочки, связанные а) с огран...   Nov 1 2011, 08:10
|- - AndruB   Цитата(Hoodwin @ Nov 1 2011, 12:10) Ну эт...   Nov 6 2011, 19:32
- - Hoodwin   Да, есть свойство, называется что-то вроде toggle_...   Nov 6 2011, 20:05
|- - ViKo   Цитата(torik @ Nov 7 2011, 07:09) А как п...   Nov 9 2011, 13:47
- - Kuzmi4   Предпочитаю использовать это в QSF: Кодset_instanc...   Nov 9 2011, 14:10
- - torik   О я я...   Nov 9 2011, 16:44


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 22:56
Рейтинг@Mail.ru


Страница сгенерированна за 0.01418 секунд с 7
ELECTRONIX ©2004-2016