Время тратится в основном на загрузку dml моделей:
Цитата
Loaded existing device file 'D:\Design\worklib\stm\physical\devices.dml'
Loaded existing device file 'D:\Design\worklib\stm\physical\devices_dump.dml'
Loaded existing device file 'D:\Design\worklib\stm\physical\models\Murata\cap_murata.dml'
Loaded existing device file 'C:\Cadence\SPB_16.3\share\pcb\signal\power_integrity\power_integrity.dml'
Finished loading SigNoise device libraries
З.Ы. Забанил всякие devices_dump, cap_murata (они по сути есть в devices) - кажется помогло, стало чуть шустрее, и не при каждом тыке мышке подгружаться.
Цитата(Uree @ Nov 24 2011, 19:50)

Но была одна плата, вроде бы с обычным наполнением по кол-ву, 4-х слойка, которая на некоторых(!) операциях тормозила жутко. Причем никакие исследования не помогли понять в чем именно проблема.
А вот, например, совершенно непонятное раздувание размера компонента:
Причем, выделенные красным сделаны копированием и редактированием зеленого.
Из-за этого неоправданно увеличивается размер brd файла, т.к dra-файлы в него входят...
Помогает только полная перерисовка dra с "нуля"..