реклама на сайте
подробности

 
 
2 страниц V  < 1 2  
Reply to this topicStart new topic
> TDC на FPGA, Time to Digital Converter
Dootch
сообщение Jun 10 2015, 05:53
Сообщение #16


Частый гость
**

Группа: Свой
Сообщений: 76
Регистрация: 12-02-10
Из: Хабаровск
Пользователь №: 55 441



Цитата(Realking @ Jun 8 2015, 09:28) *
щас
1. Есть конечно. но я точно его не скажу. у меня меряет (1мкс - 3мкс) +/- 5пс (да и еще, с усреднением не скольких результатов измерения, так медленно меняющийся интервал), хотя мерял и 260 нс
2. Писал свой
3. Также используется калибровка (типа питание может влиять и температура)


Скажите, что означают +/- 5 пс? Это СКО измерения в режиме сам на себя?
По какой схеме собирали проект? Что-то вроде этого http://www-ppd.fnal.gov/EEDOffice-W/Projec...c/PID765918.pdf?

Цитата(MegaVolt @ Jun 8 2015, 11:05) *
2. Это разрешение даёт CARRY logic + 4 сдвинутых клока?

Можете поподробнее рассказать про 4 сдвинутых клока?
Go to the top of the page
 
+Quote Post
MegaVolt
сообщение Jun 12 2015, 10:28
Сообщение #17


Знающий
****

Группа: Свой
Сообщений: 779
Регистрация: 3-01-05
Из: Минск
Пользователь №: 1 783



Цитата(Dootch @ Jun 10 2015, 08:53) *
Можете поподробнее рассказать про 4 сдвинутых клока?
На первой странице же есть pdf-ка. Если кратко то генерятся 4 клока сдвинутых на 0, 90, 180, 270 градусов. И этими клоками защёлкивают данные. Позволяет уменьшить длинну цепочки в 4 раза.
Go to the top of the page
 
+Quote Post

2 страниц V  < 1 2
Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 9th August 2025 - 17:33
Рейтинг@Mail.ru


Страница сгенерированна за 0.01326 секунд с 7
ELECTRONIX ©2004-2016