|
отказоустойчивость процессора, при реализации на SoPC |
|
|
|
 |
Ответов
(1 - 11)
|
Mar 21 2010, 18:44
|

Местный
  
Группа: Участник
Сообщений: 252
Регистрация: 2-03-08
Пользователь №: 35 557

|
Цитата Вообще, посмотрите как марсианские роверы сделаны. Я где-то инфу находил. Буду очень признателен какойнить ссылке по этому поводу
--------------------
One Chip is All You Need
|
|
|
|
|
Mar 21 2010, 19:09
|

Местный
  
Группа: Участник
Сообщений: 252
Регистрация: 2-03-08
Пользователь №: 35 557

|
MethaneСпасибо большое, эта методология интересна, сейчас тогда посмотрю
Причина редактирования: Избыточное цитирование
--------------------
One Chip is All You Need
|
|
|
|
|
Mar 21 2010, 19:40
|

Местный
  
Группа: Участник
Сообщений: 252
Регистрация: 2-03-08
Пользователь №: 35 557

|
Цитата(Methane @ Mar 21 2010, 22:18)  Тогда гуглите и полупроводники на сапфире. http://en.wikipedia.org/wiki/Silicon_on_insulator Вообще не совсем понятно для чего вам это все надо. угу, спасибо большое. Я просто хочу разработать отказоустойчивый процессор(толерантный к ТЗЧ), на VHDL(IP Core), что-то наподобие Leon'овского) Имплементировать планирую только на основе Flash -конфигурации SoPC, типа Актелевской, SRAM от Xilinx более уязвима к ТЗЧ.
--------------------
One Chip is All You Need
|
|
|
|
|
Mar 21 2010, 21:04
|
Местный
  
Группа: Свой
Сообщений: 462
Регистрация: 20-01-06
Пользователь №: 13 399

|
Цитата(another_one @ Mar 21 2010, 19:44)  Зарубежом наверно стоят Radiation Tolerant от Actel - у них и корпус герметизированный и аппаратно все вентили мажорированы - но они слишком дороги и емкостью логической меньше поэтому реализовать два проца с периферией в одной микрохе будет проблематично. В смысле, для чего дороги, для космоса? Так это там капля в море. Цитата(another_one @ Mar 21 2010, 22:40)  Я просто хочу разработать отказоустойчивый процессор(толерантный к ТЗЧ) Имплементировать планирую только на основе Flash -конфигурации Будем надеяться, что Вы знаете, что делаете...
|
|
|
|
|
Mar 22 2010, 06:35
|
Гуру
     
Группа: Модераторы
Сообщений: 4 011
Регистрация: 8-09-05
Из: спб
Пользователь №: 8 369

|
Цитата(another_one @ Mar 21 2010, 13:14)  Встал вопрос реализации оказоустойчивости процессора при реализации на SoPC. На самом деле здесь лобовые решения не совсем правильны... У Вас есть поток задач и управление периферией. Так вот для управления выходами действительно нужно держать вывод в правильном состоянии. А для обработки задач нужно иметь надежный арбитр, который понимает, как обсчитана задача. И может сравнить полученные данные и контрольные коды от нескольких процессоров. И этот же узел должен уметь загружать задачи в процессоры и отключать отказавшие. Что же касается самого процессора, то тут надо посчитать, тк добавление мажоритаров и проверочных кодов спасает только при небольших временах работы. А если времена нужны большие, то тут только подключение горячего или холодного резерва... Еще могу порекомендовать посмотреть, как NEC делает защиту флэш памяти в микроконтроллерах... Удачи!
--------------------
www.iosifk.narod.ru
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|