реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> подключение ЦАП с JESD204, Где взять IP?
dragonfly
сообщение Jun 20 2018, 13:34
Сообщение #1





Группа: Новичок
Сообщений: 1
Регистрация: 20-06-18
Пользователь №: 105 236



Имею следующий вопрос.

Надо поженить EVM с 4-х канальным ЦАП AD9154 - это будет дочерняя плата - и EVM c UltraScale. Аппаратно они женятся на раз, но для работы с JESD204 требуется дополнительный IP, который не бесплатный.

Вроде такого:
JESD204 (part number EF-DI-JESD204-SITE)
JESD204 PHY (part number EF-DI-JESD204-SITE)

Женить надо не для продукта, а для одного лишь отладочного стенда. Покупка IP - это много много тысяч долларов.

Но, может, есть не столь затратный вариант?
Go to the top of the page
 
+Quote Post
alexadmin
сообщение Jun 20 2018, 13:54
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 572
Регистрация: 17-11-05
Из: СПб, Россия
Пользователь №: 10 965



Цитата(dragonfly @ Jun 20 2018, 16:34) *
Имею следующий вопрос.

Надо поженить EVM с 4-х канальным ЦАП AD9154 - это будет дочерняя плата - и EVM c UltraScale. Аппаратно они женятся на раз, но для работы с JESD204 требуется дополнительный IP, который не бесплатный.


Вообще говоря, если не требуется детерминированность задержки в тракте, то JESD - элементарный протокол, особенно с учетом что ядро JESD Phy бесплатное (у Xilinx). Если нужна детерминированность, то есть нюансы, но все равно ничего кардинально сложного. А так, в соседней теме кто-то ядра расшифровывает, вдруг поможет wink.gif
Go to the top of the page
 
+Quote Post
RobFPGA
сообщение Jun 20 2018, 14:03
Сообщение #3


Профессионал
*****

Группа: Свой
Сообщений: 1 214
Регистрация: 23-12-04
Пользователь №: 1 643



Приветствую!

Цитата(alexadmin @ Jun 20 2018, 16:54) *
Вообще говоря, если не требуется детерминированность задержки в тракте, то JESD - элементарный протокол, особенно с учетом что ядро JESD Phy бесплатное (у Xilinx). Если нужна детерминированность, то есть нюансы, но все равно ничего кардинально сложного. А так, в соседней теме кто-то ядра расшифровывает, вдруг поможет wink.gif
К тому же у AnalogDevice вроде есть открытая корка для JESD.
Ищите на github analogdevicesinc/hdl

Удачи Rob.
Go to the top of the page
 
+Quote Post
_4afc_
сообщение Jun 21 2018, 00:25
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 262
Регистрация: 13-10-05
Из: Санкт-Петербург
Пользователь №: 9 565



Может это как-то поможет...

Цитата
Проектируете систему высокоскоростного аналогового ввода-вывода? Разрабатываете SDR или ФАР? Вам будут интересны решения на базе стандартов JEDEC JESD204B и JESD204C.

Стандарты семейства JESD204 разработаны для сопряжения быстродействующих АЦП и ЦАП другими устройствами, например ПЛИС, с использованием минимального количества линий ввода-вывода. Меньшее число линий связи упрощает проектирование топологии печатной платы и позволяет уменьшить форм-фактор, не влияя на уровень технических характеристик устройства. Преодоление ограничений на габариты и стоимость систем важно в таких областях применения, как инфраструктура сетей беспроводной связи, программно-определяемые радиосистемы, портативные измерительные приборы, медицинские приборы ультразвуковой диагностики, радиолокационные системы и защищенная связь.

Посетите вебинар, посвящённый реализации протокола семейства JESD204 в устройствах на ПЛИС Xilinx.

На вебинаре вы узнаете

1. где взять необходимую информацию и документацию
2. какие устройства поддерживают стандарт JESD204
3. чем различаются версии стандартов
4. какие IP-ядра и демонстрационные проекты для ПЛИС и СнК Xilinx существуют и где их взять
5. как имплементировать IP-ядра в ПЛИС и СнК Xilinx и выполнить симуляцию

На вебинаре вы получите ссылки на отладочные наборы, платы и FMC-модули различных производителей.

Вебинар предназначен для инженеров, использующих в своей работе высокоскоростные АЦП и ЦАПы или планирующих начать работать с подобной элементной базой.

Ведущий вебинара – инженер по применению Xilinx Владимир Викулин.

Вебинар состоится 26 июня в 10:00. Повтор вебинара – 27 июня в 14:00. Время московское.
Участие в вебинаре бесплатное, по предварительной регистрации.

Любые вопросы по теме вебинара или любые другие вопросы по продукции Xilinx задавайте Владимиру Викулину по адресу fpga@macrogroup.ru или по телефону 8 (800) 333-06-05 доб. 278.
По вопросам, связанным с участием в вебинаре, пишите по адресу marketing@macrogroup.ru или звоните 8 (800) 333-06-05 доб. 255.
Go to the top of the page
 
+Quote Post
doom13
сообщение Jun 21 2018, 04:50
Сообщение #5


Профессионал
*****

Группа: Свой
Сообщений: 1 404
Регистрация: 11-03-11
Из: Минск, Беларусь
Пользователь №: 63 539



Пишите в личку или на почту.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 27th April 2024 - 05:29
Рейтинг@Mail.ru


Страница сгенерированна за 0.01442 секунд с 7
ELECTRONIX ©2004-2016