реклама на сайте
подробности

 
 
> PLL на ADF4002, Синтез клока для АЦП от внешнего источника
Crowbar
сообщение Jul 20 2012, 12:47
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 190
Регистрация: 8-05-07
Пользователь №: 27 595



На плату подаются стабильные 10 Мгц, мне нужно получить из них сфазированные 1.024 МГц с сохранением стабильности по частоте и достаточно малым джиттером (до 5пс) для тактирования АЦП. Я хочу применить для решения данной задачи ADF4002 в конфигурации, приведенной на картинке (без емкостей по питанию). Буду использовать кварцевый гун (подстройка в узком диапазоне +-5ppm) частотой 16.384 МГц с последующим делением на 16. Раньше с системами синтеза частоты особого дела не имел, поэтому подозреваю что мог упустить что-то из виду, поэтому вопросы к бывалым:
1) Актуален ли такой подход?
2) Может имеет смысл весь частотный делитель внести внутрь петли или наоборот вынести из нее?
2) Стоит ли заморачиваться с согласованием линии между входом RFin? Видел несколько схем с применением adf4002- там просто копировалась т-образная цепочка и развязка входа один в один как в даташите на стр.13
3) Что источник 10 МГц, что выходы счетчика и даже генератор обеспечивают должные времена нарастания фронтов- нужно ли ставить доп. формирователи?
Эскизы прикрепленных изображений
Прикрепленное изображение
 

Прикрепленные файлы
Прикрепленный файл  ADF4002.pdf ( 365.53 килобайт ) Кол-во скачиваний: 13
 
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 30th July 2025 - 17:45
Рейтинг@Mail.ru


Страница сгенерированна за 0.01369 секунд с 7
ELECTRONIX ©2004-2016