реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> использование шины MCI встроенного PowerPC для своего контроллера памяти
ovs_pavel
сообщение Sep 24 2012, 05:21
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 275
Регистрация: 19-05-06
Пользователь №: 17 249



Коллеги, при использовании встроенного процессора PowerPC и входящего в состав EDK контроллера памяти DDR2, этот контроллер подключается по шине MCI (или как она называется в EDK PPC440MC - это для 440-го ядра PowerPC). Но я хочу подключить к этой шине свой контроллер памяти. При этом "вытащить" наружу сигналы шины, чтобы они задышали, что то не получается.
В самом EDK все ее сигналы я вывел (там просто во вкладке порты выбрал меню - "Connected to External Port"). В ISE, при создании Template для PowerPC, все сигналы шины появились. Все компилируются, но шина молчит. Возможно для нее надо задать адресное пространство (хотя я думал что на нее отображается все внутреннее адресное пространство), но как это сделать пока для меня непонятно.
Go to the top of the page
 
+Quote Post
Mad_max
сообщение Sep 24 2012, 12:00
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 377
Регистрация: 23-12-06
Из: Зеленоград
Пользователь №: 23 811



Цитата(ovs_pavel @ Sep 24 2012, 09:21) *
Коллеги, при использовании встроенного процессора PowerPC и входящего в состав EDK контроллера памяти DDR2, этот контроллер подключается по шине MCI (или как она называется в EDK PPC440MC - это для 440-го ядра PowerPC). Но я хочу подключить к этой шине свой контроллер памяти. При этом "вытащить" наружу сигналы шины, чтобы они задышали, что то не получается.
В самом EDK все ее сигналы я вывел (там просто во вкладке порты выбрал меню - "Connected to External Port"). В ISE, при создании Template для PowerPC, все сигналы шины появились. Все компилируются, но шина молчит. Возможно для нее надо задать адресное пространство (хотя я думал что на нее отображается все внутреннее адресное пространство), но как это сделать пока для меня непонятно.

А чем Вас PLB шина не устраивает?
С 440 не работал, только с 405, но думаю разницы нету.
Проц сидит на PLB шине двумя мастерами один под инструкции другой под данные,
цепляете к PLB "слайвом" свою реализацию контроллера оперативки, назначаете
адресное пространство и вперед, все делается push button'ом в EDK.
Go to the top of the page
 
+Quote Post
ovs_pavel
сообщение Sep 24 2012, 18:26
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 275
Регистрация: 19-05-06
Пользователь №: 17 249



Цитата(Mad_max @ Sep 24 2012, 16:00) *
А чем Вас PLB шина не устраивает?
С 440 не работал, только с 405, но думаю разницы нету.
Проц сидит на PLB шине двумя мастерами один под инструкции другой под данные,
цепляете к PLB "слайвом" свою реализацию контроллера оперативки, назначаете
адресное пространство и вперед, все делается push button'ом в EDK.


В доках на xilinx пишут что эта шина более быстрая. К тому же у нее всего десяток сигналов. Просто я с MIPSами работал и их шина (сигналы) показалась похожей на MCI, хотя и мультиплексированная. Ну да ладно. Сейчас посмотрим на PLB.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 22nd July 2025 - 08:50
Рейтинг@Mail.ru


Страница сгенерированна за 0.0134 секунд с 7
ELECTRONIX ©2004-2016