реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Генератор случайных чисел на FPGA, Кто реализовывал?
Serega Doc
сообщение Jan 3 2006, 07:56
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 267
Регистрация: 11-11-04
Из: Одесса
Пользователь №: 1 103



Натолкнулся на следующий документ
http://www.altera.com/literature/wp/wp_m2dsgn.pdf

Возник вопрос как внутри FPGA реализовать RNG без применения батареек.

Обычно нужно нужно хранить предыдущее значение для расчета следующего. А если выключить питание то не о каком хранении предыдущего значения не может быть и речи.

Скажем CPLD (MAX II) в своем составе содержит FLASH память там можно реализовать RNG но генерация каждого следующего случайного числа должно проводится в FPGA. Иначе один раз считываем последовательность между обвеской и FPGA и постоянно подаем ее на FPGA - все работает (устройство скопированно)

Кто сталкивался с этим вопросом?
Go to the top of the page
 
+Quote Post
Builder
сообщение Jan 3 2006, 08:59
Сообщение #2


iBuilder©
****

Группа: Свой
Сообщений: 519
Регистрация: 14-07-04
Из: Минск
Пользователь №: 322



Как-то обсуждали, мож подойдёт:
http://www.telesys.ru/wwwboards/vhdl/32/messages/9079.shtml
Кстати, а сколько раз пользовательскую память в MAXII можно перепраграммить? Не 100 раз случайно?
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 4th July 2025 - 14:54
Рейтинг@Mail.ru


Страница сгенерированна за 0.01347 секунд с 7
ELECTRONIX ©2004-2016