реклама на сайте
подробности

 
 
> симуляция [1:0] триггера modelsim
demsp
сообщение May 17 2018, 08:19
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 28
Регистрация: 17-03-18
Пользователь №: 102 435



симуляция двухразрядного триггера в modelsim показывает, что один выход находится в высокоимпедансном состоянии high-z (голубая линия),
хотя я на оба выхода подаю одинаковые сигналы
Код
module dff(clk, din, dout);
  input clk;
  input [1:0] din;
  output [1:0] dout;
reg dout;
always @ (posedge clk)
  begin
   dout <= din;
end
endmodule

тестбенч
Код
module top;
   reg clk;
   reg [1:0] in_inf;
   wire [1:0] out_inf;
dff D1 (clk, in_inf, out_inf);

initial // Clock generator
  begin
    clk = 0;
    forever #10 clk = !clk;
  end

initial //in_inf[0]    
  begin
    in_inf[0] = 0;
    #28 in_inf[0] = 1;
    #5 in_inf[0] = 0;
  end
initial    //in_inf[1]    
  begin
    in_inf[1] = 0;
    #48 in_inf[1] = 1;
    #5 in_inf[1] = 0;
  end
endmodule


Прикрепленное изображение
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 5th August 2025 - 19:16
Рейтинг@Mail.ru


Страница сгенерированна за 0.01343 секунд с 7
ELECTRONIX ©2004-2016