реклама на сайте
подробности

 
 
> Xilinx 7 Series 10Gbit Ethernet
doom13
сообщение Jun 2 2015, 10:30
Сообщение #1


Профессионал
*****

Группа: Свой
Сообщений: 1 404
Регистрация: 11-03-11
Из: Минск, Беларусь
Пользователь №: 63 539



Приветствую.
Разбираюсь с реализацией 10Gbit Eternet на Virtex 7 (девборда HTG-V7-G3-PCIE).
Решил сначала запустить 10G Ethernet PCS/PMA core, замкнуть XGMII (64 + 8 bit), попробовать прогнать через эту петлю данные платой с Cyclone V.
Возникли вопросы по поводу тактирования 10G Ethernet PCS/PMA core.
На coreclk подаю клок сформированный PLL (156.25 МГц), он формируется из 200 МГц (refclk_p, refclk_n), тут вроде как правильно. На txusrclk, txusrclk2 можно подать выход txoutclk (через BUFG), а что подаётся на входы ядра qplloutclk, qplloutrefclk?
Спасибо.

Эскизы прикрепленных изображений
Прикрепленное изображение
 

Прикрепленные файлы
Прикрепленный файл  top.v ( 3.07 килобайт ) Кол-во скачиваний: 40
 
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 4)
doom13
сообщение Jun 2 2015, 13:56
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 404
Регистрация: 11-03-11
Из: Минск, Беларусь
Пользователь №: 63 539



Кто такой GT_COMMON на приведённом рисунке?
Go to the top of the page
 
+Quote Post
SFx
сообщение Jun 6 2015, 20:55
Сообщение #3


Знающий
****

Группа: Свой
Сообщений: 758
Регистрация: 11-07-05
Из: Понаехал (Мск)
Пользователь №: 6 688



насколько я помню, клок на для GTX надо использовать тот, что на сам quad подключен.
нужно уточнить по схеме этот вопрос.
Go to the top of the page
 
+Quote Post
doom13
сообщение Jun 8 2015, 06:05
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 404
Регистрация: 11-03-11
Из: Минск, Беларусь
Пользователь №: 63 539



Пока остановился на том, что сгенерил Shared Logic внутри ядра (тут только один вход тактирования refclk 156.25 MHz). Всё заработало. Проверил coreclk - 156.25 MHz, txuserclk и txuserclk2 - 312.5 MHz (или чуть меньше). Клоки pll вытащить не получилось, наверное какие-то архитектурные особенности FPGA.
Go to the top of the page
 
+Quote Post
doom13
сообщение Jun 19 2015, 13:33
Сообщение #5


Профессионал
*****

Группа: Свой
Сообщений: 1 404
Регистрация: 11-03-11
Из: Минск, Беларусь
Пользователь №: 63 539



Есть ли у ядра Xilinx 10G EMAC возможность подмены MAC-адреса на адрес записанный в его регистрах и возможность фильтрации по MAC-адресу принимаемых пакетов? Что-то не нахожу такой опции, или это мегаоблегчённая версия контроллера?
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 03:55
Рейтинг@Mail.ru


Страница сгенерированна за 0.01252 секунд с 7
ELECTRONIX ©2004-2016