реклама на сайте
подробности

 
 
2 страниц V  < 1 2  
Reply to this topicStart new topic
> STM32: Дизеринг (dithering) для повышение битности АЦП, как это сделать оптимально?, Хочется прямо к VREF подмешать, можно ли и как лучше реализовать?
rx3apf
сообщение Jul 20 2015, 15:23
Сообщение #16


Гуру
******

Группа: Участник
Сообщений: 3 834
Регистрация: 14-06-06
Из: Moscow, Russia
Пользователь №: 18 047



Цитата(Myron @ Jul 20 2015, 02:47) *
Пару и с головной болью. И лучше подмешивать ко входам АЦП.

На AVR я делал 4 бита, совершенно спокойно. Но там у меня был относительно честный DAC и 32-кратный оверсемплинг (правда, похоже, получилось бы и с 16-кратным). Но там "родной" ADC 10-битный. При таком варианте (когда установка очередной ступени дизеринга производится перед измерением) принципиальных противопоказаний воздействовать на опорник - нет. Иначе да, для SAR важно, чтобы опорник был стабилен (я как-то от большого ума стал отключать измерительную цепь вместе с опорником после считывания первого байта у MCP3301 - думал, выборка-то уже сделана, можно. Не, никоим образом !)

Сообщение отредактировал rx3apf - Jul 20 2015, 15:27
Go to the top of the page
 
+Quote Post
Tanya
сообщение Jul 20 2015, 15:50
Сообщение #17


Гуру
******

Группа: Модераторы
Сообщений: 8 752
Регистрация: 6-01-06
Пользователь №: 12 883



Цитата(Ruslan1 @ Jul 20 2015, 17:57) *
Спасибо, убедили. разведу ШИМ на все интересующие входы и на VREF, дальше буду впаивать по желанию. Тестирование покажет.

Еще надо предусмотреть хороший (стабильный в т.ч.) сдвиг уровня нуля выше возможной амплитуды шумовой компоненты.
Go to the top of the page
 
+Quote Post

2 страниц V  < 1 2
Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 30th August 2025 - 17:46
Рейтинг@Mail.ru


Страница сгенерированна за 0.02518 секунд с 7
ELECTRONIX ©2004-2016