реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> can bus и битовая синхронизация
NIKOLY
сообщение Aug 11 2015, 13:04
Сообщение #1





Группа: Участник
Сообщений: 7
Регистрация: 14-12-08
Пользователь №: 42 461



вопрос по can bus и битовой синхронизации.
с pic/ dspic все предельно ясно , 1 бит состоит из: sync_seg = 1tq, prop_seg = 1..8tq, fase_seg1 = 1..8tq, fase_seg2 = 1..8tq, каждый сегмент можно поотдельности настроить, ну разумеется кроме sync.
а вот у микроконтроллеров, например lpc, freescale 9s12 - prop_seg и fase_seg1 совмещены и отдельно их не настороить, допустим я настроил : (sync=1tq, prop_seg+fase_seg1 на 6tq, fase_seg2 на 3tq), но prop_seg мне нодо 4tq, fase_seg1 надо 2tq и как мне быть в этом случае? и вообще как контроллер решает сколько квантов какому сегменту выделить если общее = 6tq = prop_seg+fase_seg1 то попалам чтоли?
или я гдето чтото недочитал...(хотя все доки по 2 раза выкурил).
Go to the top of the page
 
+Quote Post
ZASADA
сообщение Aug 11 2015, 13:54
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 738
Регистрация: 13-01-11
Из: Минск
Пользователь №: 62 210



хз как lpc, у avr32 все нормально настраивается и прозрачно в документации описано.
Go to the top of the page
 
+Quote Post
NIKOLY
сообщение Aug 11 2015, 15:36
Сообщение #3





Группа: Участник
Сообщений: 7
Регистрация: 14-12-08
Пользователь №: 42 461



Цитата(ZASADA @ Aug 11 2015, 16:54) *
хз как lpc, у avr32 все нормально настраивается и прозрачно в документации описано.


у avr32 prop_seg настраивается отдельно от фазы сегмента1, также как и в dspic
поэтому все и прозрачно...
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 15th June 2025 - 23:35
Рейтинг@Mail.ru


Страница сгенерированна за 0.01366 секунд с 7
ELECTRONIX ©2004-2016