Приветствую.
Пытаюсь разобраться в архитектуре управляемых Ethernet свитчей. Понятно, что многие детали зависят от производителя, но должны быть и общие концепции. В одних источниках говорится, что интерфейс между процессором и свитчом это MII, т.е. CPU как бы заимствует один порт у свитча (ествественно, CPU должен обладать MAC-блоком).
Вопрос 1. Правильно ли я понимаю, что в таком случае физически будет соединение MAC-to-MAC без участия phy?
В дпугих источниках пишут, что switch-CPU интерфейс это PCI, либо DMA, либо вообще проприетарный.
Вопрос 2. Если так, то чем определяется -- какой интерфейс выгоднее? Либо эти два интерфейса служат разным целям?
Как я это понимаю - посредством MII свитч может форвардить на процессор определенные фреймы, которые он не должен коммутирвоать, например STP или igmp, а софт уже разберется, что с ними делать. Но ведь тоже самое можно достичь и посредством DMA -- тогда в чем выигрыш?
Заранее большое спасибо!
|