реклама на сайте
подробности

 
 
> Выравнивание выходных тактовых сигналов
ZZZRF413
сообщение Apr 3 2014, 15:08
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 115
Регистрация: 26-07-09
Из: Нижний Новгород
Пользователь №: 51 578



Всем доброго дня!

Посоветуйте пожалуйста что-нибудь по следующему вопросу.
Есть плата с ПЛИС. ПЛИС формирует тактовые сигналы для внешних устройств (АЦП). Частоты тактовых сигналов < 100 МГц. Тактовые сигналы внутри ПЛИС формируются следующим образом:
На DCM заводиться сигнал с внешнего тактового генератора. DCM осуществляет его умножение. Далее с вывода DCM сигнал поступает на частотный формирователь. Его задача сформировать сигналы с разной частотой, но всегда сдвинутые по фазе на 90, 180, 270 градусов. Например в режиме один нужно сформировать четыре сигнала с частотой 50 МГц, сдвинутые на 90, 180, 270 градусов (в данном случае 5, 10, 15 нс), а в режиме два сигналы с частотой 25 МГц также сдвинутые на 90, 180, 270 градусов (в данном случае 10, 20, 30 нс).
Это все реализовано, но только фаза сигналов от "развоки" к "разводке" сильно плавает. Как можно её стабилизировать? Какие constraint можно прописать?
Выходные сигналы привязаны к конкретным ножкам ПЛИС. Блок схема для наглядности в приложении.

ПЛИС: Xilinx Virtex II
ПО: Xilinx ISE 10 (последний, который поддерживает VIrtex II)

Эскизы прикрепленных изображений
Прикрепленное изображение
 
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 22nd July 2025 - 20:18
Рейтинг@Mail.ru


Страница сгенерированна за 0.01343 секунд с 7
ELECTRONIX ©2004-2016