реклама на сайте
подробности

 
 
> Синтетический блок данных...., Организация и вывод синтетического блока данных..
Саша Z
сообщение Dec 4 2007, 09:59
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 921
Регистрация: 6-04-07
Из: Israel
Пользователь №: 26 822



Делается модуль драйвинга LCD панели (через ее контроллер). На входе FPGA будет даваться видео от дрогой системы которая тоже в стадии разработки.
Намереваюсь построить механизм "само-проверки" моего блока драйва видео на LCD независимо от входной системы, посему думаю построить нечто типа синтетического фрейма видео в FPGAе которое будет подаваться наружу по реальному таймингу и интерфейсу на LCD.

Есть пока туманные идеи как делать, буду рад мыслям, идеям и т.д.

LCD он 320х240, формат выхода: параллельный RGB с syncs, клоком и data enable. Формат входа видео в FPGA - serial RGB (8 bit width per color, streaming R -> G -> B -> ...) с syncs, клоком и своим data enable.
Блок который форматирует данные из серийного в параллельный с соотв. таймингом уже написан.

В плане синтетичесой картинки думаю подавать его в виде serial RGB (подобно реальному входу) на вход форматирующего блока который и будет форматировать и выдавать картинку в соотв. виде на наружный контроллер LCD.

Вопрос как организовать блок данных картинки. Размер 320х240хRGB означает 230400 байт данных, то бишь 225 kB. Думаю созадвать такой готовый массив - не реально и не практично внутри FPGA.
Учитывая что картинка статичная, думаю можно делать ее в циклах кода, т.е. вложенные циклы строк внутри цикла фреймов (скажем 80 первых строк - R, затем 80 след. строк - G, затме 80 последних строк - B, и это гонять в цикле фрейма).

Что скажем ? насколько практично в реальности ?

Спасибо.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 23:05
Рейтинг@Mail.ru


Страница сгенерированна за 0.1059 секунд с 7
ELECTRONIX ©2004-2016