реклама на сайте
подробности

 
 
> согласование LVDS выхода и PCML входа ALTERA ARRIA GX
kvv_spb
сообщение Oct 23 2008, 09:11
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 35
Регистрация: 14-01-08
Пользователь №: 34 065



Здравствуйте, я использую микросжему ALTERA ARRIA GX EP1AGX50CF484C6, буду использовать данный девайс в GIGE режиме.
В данной микросхеме есть 2 дифф входа: REFCLK0 и REFCLK1,
эти зарезервированные входы тактовой частоты поддерживают только уровень 1.2V (PCML)

у меня генератор в LVDS или LVPECL +3.3v уровня
вопрос: может кто подскажет по схеме согласования LVDS и/или LVPECL +3.3v, с выхода генератора на 1.2v PCML вход ALTERA

P.S. в документе сказано :
согласование по AC (кондёры в паралель), уровни (1.2v ,1.5v, 3.3v) PCML или LVPECL, LVDS см картинку.

т.е. я это понимаю так:
что любой сигнал с указанным в таблице формате, может служить источником для REFCLK, но нигде я не нашёл схему согласования.
и ещё в Quartus-е я пытался менять входной уровеннь для REFCLK
проект компилиться только с уровнем 1.2v PCML !!!!!
Эскизы прикрепленных изображений
Прикрепленное изображение
 
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 6)
DmitryR
сообщение Oct 23 2008, 11:05
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(kvv_spb @ Oct 23 2008, 13:11) *
у меня генератор в LVDS или LVPECL +3.3v уровня

LVDS не бывает уровня 3.3. Или у него DC 1.25, или это не LVDS.
Go to the top of the page
 
+Quote Post
maugli
сообщение Oct 23 2008, 18:07
Сообщение #3


Частый гость
**

Группа: Свой
Сообщений: 199
Регистрация: 29-07-08
Из: Серпухов
Пользователь №: 39 283



В описании Stratix II GX Transceiver Architecture Overview (ver 4.2, Oct 2007, 2 MB) стр 2-60 есть схема согласования LVDS Transmitter to Stratix II GX Receiver (PCML) . Но для её применения желательно уточнить одинаковы ли приёмники ARRIA GX и Stratix II GX.
Go to the top of the page
 
+Quote Post
kost_
сообщение Oct 23 2008, 18:08
Сообщение #4





Группа: Новичок
Сообщений: 11
Регистрация: 31-08-05
Пользователь №: 8 117



Цитата(kvv_spb @ Oct 23 2008, 13:11) *
В данной микросхеме есть 2 дифф входа: REFCLK0 и REFCLK1,
эти зарезервированные входы тактовой частоты поддерживают только уровень 1.2V (PCML)

В режиме GIGE эти входы поддерживают PCML-1.2V, в режиме RapidIO - PCML-1.5V

Цитата
у меня генератор в LVDS или LVPECL +3.3v уровня
вопрос: может кто подскажет по схеме согласования LVDS и/или LVPECL +3.3v, с выхода генератора на 1.2v PCML вход ALTERA

У LVDS и PCML разные уровни постоянной составляющей, поэтому выход генератора нужно подавать на Аррию через разделительные конденсаторы.
Go to the top of the page
 
+Quote Post
kvv_spb
сообщение Oct 27 2008, 05:43
Сообщение #5


Участник
*

Группа: Участник
Сообщений: 35
Регистрация: 14-01-08
Пользователь №: 34 065



Цитата(kost_ @ Oct 23 2008, 21:08) *
В режиме GIGE эти входы поддерживают PCML-1.2V, в режиме RapidIO - PCML-1.5V
У LVDS и PCML разные уровни постоянной составляющей, поэтому выход генератора нужно подавать на Аррию через разделительные конденсаторы.


что через конденсаторы это понятно, а какие резисторы ставить и как, всмысле утягивающие-согласующие и.т.д. ?
скажем есть такой вариант , см картинку, как я понимаю рисунок только для одного плеча...
в рисунке непонятен стояший 50Om -ный резистор

да и формула тоже несовсем ясна...

Сообщение отредактировал kvv_spb - Oct 27 2008, 05:58
Эскизы прикрепленных изображений
Прикрепленное изображение
 
Go to the top of the page
 
+Quote Post
sazh
сообщение Oct 27 2008, 07:48
Сообщение #6


Гуру
******

Группа: Свой
Сообщений: 2 435
Регистрация: 6-10-04
Из: Петербург
Пользователь №: 804



Цитата(kvv_spb @ Oct 23 2008, 12:11) *
у меня генератор в LVDS или LVPECL +3.3v уровня
вопрос: может кто подскажет по схеме согласования LVDS и/или LVPECL +3.3v, с выхода генератора на 1.2v PCML вход ALTERA


По идее должен быть CML, совместимый с PECL.
Согласование может быть и отличное от рекомендаций той же Альтеры (действительно многое не понятно)
Прикрепленные файлы
Прикрепленный файл  termination.zip ( 380.08 килобайт ) Кол-во скачиваний: 48
 
Go to the top of the page
 
+Quote Post
kost_
сообщение Oct 27 2008, 22:50
Сообщение #7





Группа: Новичок
Сообщений: 11
Регистрация: 31-08-05
Пользователь №: 8 117



Цитата(kvv_spb @ Oct 27 2008, 09:43) *
что через конденсаторы это понятно, а какие резисторы ставить и как, всмысле утягивающие-согласующие и.т.д. ?

Если я правильно понимаю даташит, то никаких дополнительных резисторов не требуется, все есть внутри ArriaGX.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 17th August 2025 - 23:26
Рейтинг@Mail.ru


Страница сгенерированна за 0.01387 секунд с 7
ELECTRONIX ©2004-2016