реклама на сайте
подробности

 
 
> SOPC Bilder и 2 устройства на одной шине RAM и Перифирия, Не пойму как лучше сделать модули для обращения к двум устройствам
Digi
сообщение Nov 23 2009, 13:12
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 150
Регистрация: 20-08-04
Пользователь №: 529



У меня есть немного нестандартная архитектура. Физически имеется общая tristate шина данных (8бит) и шина адреса (19 бит). На этой шине висят SRAM из которой исполняется программа, хранятся переменные и.т.д и еще подключено устройство. Разделяются устройства сигналами (WR RD) - для SRAM, и (WR RD) - для устройства. Как создать интерфейс в котором будут общие адрес/данные, но стробы чтения и записи разделятся по адресам. Причем интерфейс для SRAM должен видется NIOS как память, а интерфейс устройства - необязательно.
Пока что сделал так: создал интерфейс памяти, размером в 2 раза больше (т.е 20 бит). Линия A19 используется для выбора устройства. Но компилятор считает что все это память и я немогу отследить, когда прога и массивы превышает физический размер ОЗУ. Как быть ?
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 17:58
Рейтинг@Mail.ru


Страница сгенерированна за 0.01334 секунд с 7
ELECTRONIX ©2004-2016