реклама на сайте
подробности

 
 
> Два клока - как сделать на C2?, Ниос и мой дизайн
Я.К.
сообщение May 10 2011, 13:20
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 243
Регистрация: 4-12-08
Из: Москва
Пользователь №: 42 205



Проблема такова: у меня есть Nios для отладки и есть мой модуль, которое подключается к нему через PIO-порты.
К ниосу подходит 50 МГц и как-то там PLLится внутри ниос-системы. А к моему модулю подходит 100 МГц через отдельную PLLку, а затем - через ALTCLKCTRL.

Когда я пытался всё это дело скомпилировать, то компилировалось всё, кроме этих клоков.
Говорит:
Error: Can't fit fan-out of node DoublePLL:comb_3|altpll:altpll_component|_clk0 into a single clock region

Когда я пытался запитать Nios и мой модуль через два разных выхода одной PLLКи, то выдавало то же самое.
Как сделать правильно?
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 6th July 2025 - 04:08
Рейтинг@Mail.ru


Страница сгенерированна за 0.0135 секунд с 7
ELECTRONIX ©2004-2016