реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Тактовые выводы для интерфейсов
Fynjisx
сообщение Nov 25 2011, 02:03
Сообщение #1


студент
****

Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712



Есть ПЛИС CycloneIII. Через неё реализовано несколько синхронных интерфейсов. Вопрос такой: через какие пины ПЛИС правильнее вытаскивать тактовые частоты???
Заранее спасибо...


--------------------
С Уважением...
Go to the top of the page
 
+Quote Post
des00
сообщение Nov 25 2011, 04:35
Сообщение #2


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(Fynjisx @ Nov 24 2011, 20:03) *
Есть ПЛИС CycloneIII. Через неё реализовано несколько синхронных интерфейсов. Вопрос такой: через какие пины ПЛИС правильнее вытаскивать тактовые частоты???
Заранее спасибо...

смотря что за интерфейсы, требования на джиттер тактовой, скорости интерфейсов и т.д.


--------------------
Go to the top of the page
 
+Quote Post
maksimp
сообщение Nov 25 2011, 05:32
Сообщение #3


Местный
***

Группа: Участник
Сообщений: 313
Регистрация: 2-07-11
Пользователь №: 66 023



Цитата(Fynjisx @ Nov 25 2011, 06:03) *
Есть ПЛИС CycloneIII. Через неё реализовано несколько синхронных интерфейсов. Вопрос такой: через какие пины ПЛИС правильнее вытаскивать тактовые частоты???
Заранее спасибо...

Сделайте проект в Квартусе, разместите пины так или иначе, скомпилируйте.
Если появятся предупреждения про "clock non dedicated routing" или что-нибудь похожее, то вариант может быть хуже чем другой в котором предупреждения нет.
Но если тактовая частота очень низкая и времянка не впритык то такие предупреждения можно игнорировать.
Go to the top of the page
 
+Quote Post
DuHast
сообщение Nov 25 2011, 19:38
Сообщение #4


Местный
***

Группа: Свой
Сообщений: 314
Регистрация: 13-07-06
Из: Москва
Пользователь №: 18 797



Цитата(maksimp @ Nov 25 2011, 08:32) *
Сделайте проект в Квартусе, разместите пины так или иначе, скомпилируйте.
Если появятся предупреждения про "clock non dedicated routing" или что-нибудь похожее, то вариант может быть хуже чем другой в котором предупреждения нет.
Но если тактовая частота очень низкая и времянка не впритык то такие предупреждения можно игнорировать.


Делал проеткт на CycloneIII. Над вопросом TS не задымывался, а когда селал железку и скомпилили проект увидел предупреждение Warning: PLL "altpll0:inst6|altpll:altpll_component|pll" output port clk[0] feeds output pin "LED_SHCP" via non-dedicated routing -- jitter performance depends on switching rate of other design elements. Use PLL dedicated clock outputs to ensure jitter performance. Но всё заработало. Правда частота у этого клока была всего 25МГц

В проекте были ещё выходные тактовые сигналы. Но квартус ругнулся только на этот, т.к. он с выхода pll, на остальные клоки которые использовались в проекте как глобальные и выходили наружу Квартус не ругался.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th June 2025 - 22:31
Рейтинг@Mail.ru


Страница сгенерированна за 0.01385 секунд с 7
ELECTRONIX ©2004-2016