Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: синтез partition-проекта в PlanAhead
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
sti1706
проект состоит из процессора собранного в Xilinx Platform Studio и нескольких небольших блоков на VHDL. В PlanAhead загружаю нетлисты процессора (*.ngc) и Vhdl блоки окружения. Все замечательно: без ошибок проходит synthesis, implementation и generate bitstream, но очень долго. Потом процессор добавил в partition "Set partition",хотел сделать "Promote partition" и "import partition" для того, чтобы каждый раз не пересобирать весь проект при изменении vhdl-файлов. Но в implementation, когда дело доходит Phase 14.34 Placement Validation. выдает ошибки:
[PhysDesignRules 2216] IDELAYCTRL not found for clock region CLOCKREGION_X1Y1. The IODELAYE1 block inst_system/Hard_Ethernet_MAC/Hard_Ethernet_MAC/V6HARD_SYS.I_TEMAC/SINGLE_GMII.I_EMAC_TOP/gmii/YES_IO_1.ideld0 has an IDELAY_TYPE attribute of FIXED, VARIABLE, or VAR_LOADABLE. This programming requires that there be an IDELAYCTRL block programmed within the same clock region.

есть подозрения, что надо чего-нибудь добавить или поменять в constraints.ucf проекта.
yes
предположу (теоретически) что в партишин попал блок с IO, а сам партишин размечен так, что IO в нем нет
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.