Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: sn65mlvd201
Форум разработчиков электроники ELECTRONIX.ru > Аналоговая и цифровая техника, прикладная электроника > Цифровые схемы, высокоскоростные ЦС
KSN
Две микросхемы включены друг на друга: одна на передачу, другая на прием. На обоих концах согласующие резисторы по 100 Ом(для приема-передачи в обоих направлениях). Плата 6 слойка, линии посчитаны под Zдиф = 100 Ом. Питание +3.3В, соединяются м/у собой шлейфиком от Nvidia(SLI). Передаю меандр 6MHz - все в порядке, передаю 12MHz на выходе приемника наблюдается уже не меандр (50-50%, а 40-60)%. На частоте 24MHz - выход приемника +3.3В. Вроде микросхемы по даташиту рассчитаны на 200Мb, т.е. 24MHz должны передавать в легкую. Что может быть?
ViKo
Цитата(KSN @ Jan 21 2013, 13:38) *
Передаю меандр 6MHz - все в порядке, передаю 12MHz на выходе приемника наблюдается уже не меандр (50-50%, а 40-60)%. На частоте 24MHz - выход приемника +3.3В. Вроде микросхемы по даташиту рассчитаны на 200Мb, т.е. 24MHz должны передавать в легкую. Что может быть?

А что там насчет Type-1, Type-2?
KSN
Цитата(ViKo @ Jan 21 2013, 17:54) *
А что там насчет Type-1, Type-2?

Если верить даташиту, то Type 1.
Ant_m
А что на входе передатчика? И как этот сигнал получается?
KSN
Цитата(Ant_m @ Jan 25 2013, 13:30) *
А что на входе передатчика? И как этот сигнал получается?

На входе передатчика дифференциальный сигнал, который получается с FPGA. Для эксперимента поставили SN65LVDS179D - все работает. Есть подозрение, что микросхемы поддельные. Связались с поставщиком: забрал без вопросов, предложил поставить другую партию.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.