напрягает, что pdb для ProASIC3L грузится в ProASIC3E и работает. но иногда глючит
вопрос - глючит из-за дизайна или из-за отличия чипов?
с одной стороны, маркировка L не-L и спидгрейд наносится на чип после корпусирования, то есть можно предположить, что кристаллы внутрь запихиваются с одной пластины, а потом сортируются, но уверенности в этом нет
на одних (на них отлаживался проект) платах были чипы L с STD грейдом, на других поставили не-L с грейдом -1 (которые вроде бы побыстрее)
питание одинаковое 1.5В, FF не используется
возможно, что hold-ы нарушаются, или какая-то еще беда,
по-хорошему нужно пересинтезировать для не-L (что сейчас и делаю), но две прошивки и их соответстветвие платам вызовет большие проблемы для производства
также у меня смутное воспоминание, что где-то видел документ с отличиями L от неL, прежде всего в BRAM, но ничего такого найти не могу
-------------------
вопросы:
есть ли отличия? и документ с описанием отличий?
можно ли сделать единую прошивку для L (std) и E (-1), чтоб гарантированно проверил ее STA на холды и сетапы? температурный диапазон можно взять поуже - например коммерческий, или даже его поджать 10С-60С достаточно