Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: входы выходы платы spartan6 sp605
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
serg_k1
здравствуйте, помогите разобраться с входами на плате.
на плате есть разъем для подключения мезонинных модулей LPC, J2. можно ли к нему подключить входы\выходы 3.3В? при подключении с IOSTANDARD = "LVCMOS33" или LVTTL получаю ошибку на выходы
864 -Incompatible IOB's are locked to the same bank 2
Conflicting IO Standards are:
IO Standard 1: Name = LVCMOS33, VREF = NR, VCCO = 3.30, TERM = NONE, DIR =
OUTPUT, DRIVE_STR = 12
нашел в SP605 Hardware User Guide , ug526
Note: The SP605 board VADJ voltage for the FMC LPC connector J2 is fixed at 2.5V (nonadjustable).
The 2.5V rail cannot be turned off. The SP605 VITA 57.1 FMC interfaces are compatible
with 2.5V mezzanine cards capable of supporting 2.5V VADJ.
но при этом на входы LVDS_33 проходит
NET "clk_66MHz_p" LOC = T12 | IOSTANDARD = LVDS_33;
NET "clk_66MHz_p" DIFF_TERM = "TRUE";
NET "clk_66MHz_n" LOC = U12 | IOSTANDARD = LVDS_33;
Kuzmi4
2 serg_k1
single-ended 3V3 по честному не будут работать никак в данном конфиге, надо ставить внешние согласователи. На счёт LVDS_33 - это где то описано в ДШ, помнится ковырял его именно по такому же вопросу.
serg_k1
Цитата(Kuzmi4 @ Sep 18 2013, 11:25) *
2 serg_k1
single-ended 3V3 по честному не будут работать никак в данном конфиге, надо ставить внешние согласователи. На счёт LVDS_33 - это где то описано в ДШ, помнится ковырял его именно по такому же вопросу.

"LVCMOS33" на вход ошибок не выдает. LVDS_33 тоже у меня на вход.
Kuzmi4
2 serg_k1
с входами там другая песня wink.gif
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.