Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Добавить DDR3 в существующий проект.
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
count_enable
Всё пытаюсь добавить в существующий проект на Microblaze+ AXI4 DDR3. Добавил IP-Core Axi S6 Memory controller, Next->Next... а оно не сгенерило подключения к микроблейзу. Говорит, раз мастера нету, делай ручками.
Сейчас мой проект выглядит так:

В примере от Avnet Microblaze имеет дополнительные порты M_AXI_DC и M_AXI_IC. Посмотрел в свойствах микроблейза - можно только Stream-интерфейсы добавить. Все примеры, которые видел, подключают память на стадии генерации проекта. Как добавить шину к процессору?

Дополнительный вопрос о смене полярности резета. Сменил полярность в модуле proc_sys_reset и в .mhs, а оно ругается: "INSTANCE: clock_generator_0, PORT: RST - Parameter C_EXT_RESET_HIGH is set to 1 while input reset port is connected to an ACTIVE_LOW reset -line 165". Но ничего крамольного там не вижу:
Код
164: PORT CLKOUT4 = clk_50_0000MHzPLL0
165: PORT RST = RESET
166: PORT CLKOUT0 = clk_650_0000MHzPLL0_nobuf
PORT CLKOUT1 = clk_650_0000MHz180PLL0_nobuf
PORT CLKIN = CLK
count_enable
Никто не сталкивался с таким? Удалось запустить пример от Авнета, но добавить память с нуля не могу, хоть убей.
_4afc_
Цитата(count_enable @ Dec 12 2013, 12:47) *
Никто не сталкивался с таким? Удалось запустить пример от Авнета, но добавить память с нуля не могу, хоть убей.


Сталкивался когда свою плату развёл. Оказалось проще и быстрее создать свою борду по типу авнета (в текстовом редакторе) где указана память, входы ресеты и прочее. Тогда в ЕДК при выборе этой платы всё подключается и генерится само. Кеши в том числе. Так даже удобнее.

С ресетами тоже была засада - там в нескольких местах надо менять - ищите.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.